طراحی و پیاده سازی فیلتردیجیتال میانه بلادرنگ برپایه FPGA
سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 885
فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
این مقاله در بخشهای موضوعی زیر دسته بندی شده است:
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
BPJ01_102
تاریخ نمایه سازی: 29 دی 1392
چکیده مقاله:
فیلترمیانه ازمهمترین فیلترهای دیجیتال غیرخطی می باشد که به منظورحذف نویز ضربه استفاده میشودمرتب سازی پنجره ها درفیلترهای میانه فرایندی پیچیده است که علاوه برزمان بربودن افزایش توان مصرفی رانیز به دنبالدارد وازنگرانیهای عمده درپیاده سازی سخت افزاری به شمارمی اید دراین مقاله روشی جدید به منظورمرتب کردن پنجره ها پیشنهاد شده است همچنین استفاده ازقابلیت های fpga نظیر سرعت محاسبات بالا وپردازش موازی موجب افزایش سرعت عملیات حذف نویز درتصویر شده است برنامه با زبان VHDL نوشته شده و برروی FPGA شرکت xilinx مدل virtex4 پیاده سزای شده است کارایی فیلتر پیاده سازی شده با استفاده ازپارامترهای کارایی PSNR ، MAE ٍ MSE ارزیابی شده است همچنین مقایسه بصری و عددی بین نتایج حاصل ازپیاده سازی روش پیشنهادی و روشهای گذشته صورت گرفته است
کلیدواژه ها:
نویسندگان
نادر رمزی سراوانی
دانشگاه تحصیلات تکمیلی صنعتی و فناوری پیشرفته کرمان
حمیدرضا ناجی
دانشگاه تحصیلات تکمیلی صنعتی و فناوری پیشرفته کرمان
سعید تسلیمی
دانشگاه تحصیلات تکمیلی صنعتی و فناوری پیشرفته کرمان
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :