مروری جامع بر الگوریتم های نگاشت وظایف در شبکه روی تراشه ها

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 663

فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICCSE01_140

تاریخ نمایه سازی: 14 شهریور 1396

چکیده مقاله:

اخیرا معماری شبکه روی تراشه برای کاهش مشکل پیچیدگی ارتباطات روی تراشه ارایه شده است. در معماری شبکه روی تراشه،طرحی از ماژول ها و معماری ارتباطات که در آن هسته های آی پی به یک شبکه بر پایه مسیریاب وصل هستند، پیشنهاد می شود. باافزایش تعداد مولفه های روی تراشه، حفظ کارایی بالا در کنترل مسایل مربوط به ارتباطات پیچیده در این معماری، بسیار مورد توجهقرار گرفته است. یکی از چالش های عمده و مهم در طراحی کلی تراشه ها که نقش بسیار مهمی در مشخص کردن کارایی کلی سیستمخواهد داشت، نگاشت وظایف به معنای اختصاص دادن هسته های آی پی پیاده سازی کننده وظایف برنامه ها به مسیریاب ها می باشد.نگاشت بر زمان ارتباطات، پهنای باند باند موردنیاز و تاخیر مجاز مسیریاب ها تاثیر می گذارد. روشهای متعددی برای بهبود نگاشتوظایف در شبکه روی تراشه وجود دارد. هدف این مقاله بررسی انواع الگوریتم های موجود جهت کنترل انرژی ارتباطات مصرفی، توزیعدما و مقایسه آنها می باشد. نتایج حاصل از این مطالعه، نشان میدهد استفاده از روشهای ارایه شده بر محوریت الگوریتمهای فرامکاشفه ای عملکرد بهتری به نسبت دیگر روشها دارا می باشند.

کلیدواژه ها:

شبکه روی تراشه ، نگاشت وظایف چند هدفی ، الگوریتم های فرا مکاشفه ای بهینه سازی ، انرژی ارتباطات ، توزیع دما

نویسندگان

الناز فیروزبختیان

دانشکده مهندسی کامپیوتر، واحد نجف آباد، دانشگاه آزاد اسلامی، نجف آباد، ایران

کامران زمانی فر

دانشیار، دانشکده فنی و مهندسی، دانشگاه اصفهان، اصفهان، ایران