طراحی و آنالیز یک vco با عدد نویز پایین توس تکنولوژی cmos

سال انتشار: 1397
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 542

فایل این مقاله در 13 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

UTCONF02_116

تاریخ نمایه سازی: 13 مهر 1397

چکیده مقاله:

این مقاله درباره ی طراحی یک اسیلاتور با نویز پایین با تکنولوژی cmos می باشد،از آنجایی که مخابرات بی سیم در طی سالیان اخیر رشد چشم گیری داشته است و هم اکنون مورد استفاده بسیاری قرار گرفته است]نظیر تلفن همراه، سیستم های موقعیت یاب جهانی (GPS)، شبکه های بی سیم محلی (WLAN)، سنتزکننده های فرکانسی (FS) و [... به همین دلیل طراحی بهینه مدارات فرکانس بالا و دستیابی به سیستم-هایی با عملکرد بالا، قیمت و توان مصرفی کمتر و اندازه ی کوچکتر برای طراحی فرستنده-گیرندهای کم هزینه و کم حجم از اهمیت خاصی برخوردار است.در واقع محصولات مخابرات امروزه در سراسر جهان کاربرد گسترده ای دارند. مدارات مجتمع آنالوگ و فرکانس بالا بخش مهمی را در سیستم های مخابراتی به خود اختصاص داده اند.انتخاب تکنولوژی مناسب برای طراحی این مدارات اهمیت ویژه ای دارد. بطور کلی کیفیت عملکرد، هزینه و مدت زمان مورد نیاز برای ارایه به بازار سه پارامتری است که در انتخاب تکنولوژی در صنعت فرکانس بالا تعیین کننده می باشد. با پیدایش تکنولوژی CMOS و ادامه ی روند کاهش ابعاد ترانزیستور در آن پیشرفت های زیادی در مجتمع سازی مدارات فرکانس بالا و آنالوگ ایجاد شده است. از جمله فواید استفاده از تکنولوژی CMOS، امکان قرار دادن بخش های مختلف یک سیستم مخابراتی بر روی یک تراشه واحد است. به چنین سیستمی یک SOC گفته می شود و شامل مدارات آنالوگ، دیجیتال و فرکانس بالای سیستم های مخابراتی می باشد. چنین سیستم هایی بدلیل مزایایی چون کاهش هزینه های ساخت و توان مصرفی از اهمیت فوق العاده ای در محصولات بی سیم برخوردارند. البته استفاده از تکنولوژی CMOS محدودیت هایی نیز دارد ولی طراحان قادر به حل آن مشکلات شده اند و امروزه این تکنولوژی به طور وسیع در مدارهای فرکانس بالا مورد استفاده قرار می گیرد [1]

نویسندگان

علیرضا اشرف زاده مارنونی

کارشناس ارشد برق الکترونیک،دانشگاه آزاد اسلامی واحد ساوه.