تولید اتوماتیک تجزیه کننده بسته برنامه پذیر: بهبود سخت افزاری معماری سوئیچ OPEN FLOW با استفاده از FPGA

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 596

فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICIKT08_147

تاریخ نمایه سازی: 5 بهمن 1395

چکیده مقاله:

امروزه زیرساخت های شبکه درکاربردهای صنعتی، خانگی و تجاری به یک موضوع بحرانی تبدیل شده در حالی که شبکه کنونی استاتیک وغیر قابل برنامه ریزی است. شبکه نرم افزارمحور به تازهگی قابلیت برنامه پذیری و نوآوری در شبکه را توسط OpenFlow به میان آورده کهانعطاف پذیری و مدیریت شبکه را در پی داشته است به طوری که هوش شبکه در کنترلر سوئیچ OpenFlow قرار گرفته و ترافیک شبکهرا در سطح داده مدیریت میکند. تاکنون پیاده سازیهایی از تجزیه کننده بسته بر روی FPGA در شبکه نرم افزارمحور مطرح شده اند کهفاقد انعطاف پذیری لازم و برنامه پذیری بوده اند و تنها از یک گراف تجزیه پشتیبانی می کنند که این خود باعث بروز محدودیت در ایجادپروتکل های جدید شبکه می شود. در واقع تجزیه کننده های بسته ثابت بوده اند و فاقد انعطاف پذیری لازم برای پشتیبانی از خصوصیاتنسخه های مختلف سوئیچ OPEN FLOW می باشند. دراین مقاله به تولید اتوماتیک، تجزیه کننده بسته برنامه پذیر برای سوئیچ OPEN FLOW با استفاده از Genesis بر روی FPGA پرداخته شده است که علاوه بر ایجاد انعطاف پذیری بالا در سوئیچ، قابلیت برنامه پذیری رادارا است و امکان پشتیبانی از گراف های تجزیه متفاوت را در زمان اجرا فراهم می کند. با تولید این تجزیه کننده بسته برنامه پذیر بر رویFPGA موجب بهبود عملکرد سوئیچ و بالا بردن انعطاف پذیری در سطح داده شبکه نرم افزارمحور خواهیم شد. شبیه سازهای انجام شده ازتجزیه کننده بسته نشان دهنده عملکرد صحیح تجزیه کننده و برنامه پذیری آن در سطح شبکه می باشد.

نویسندگان

عباس یزدی نژاد

دانشکده مهندسی کامپیوتر دانشگاه اصفهان

کمال جمشیدی

دانشکده مهندسی کامپیوتر دانشگاه اصفهان

علی بهلولی

دانشکده مهندسی کامپیوتر دانشگاه اصفهان

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Nunez-M artinez, Jose, Jorge Baranda, and Josep Mangues- Bafalluy. "A ...
  • D. Kreutz, F. M. Ramos, P. Esteves Verissimo, C. Esteve ...
  • Liu, Ting. "Implementing Open Flow Switch Using FPGA Based Platform." ...
  • M. Wielgosz, M. Panggabean, J. Wang, and L. A. Ronningen, ...
  • Maxfield, Clive. FPGAs: Instant Acces, Instant Acces, Newnes, 2011. ...
  • R. Wain et al, _ overview of FPGAs and FPGA ...
  • programming; Initial experiences at Daresbury, " Technical report, CCLRC Daresbury ...
  • Virtex-6 FPGA Configurable Logic Block User Guide, Xilinx Corporation, February ...
  • R. Lipsett, E. Marschner, and M. Shahdad, "VHDL - The ...
  • S. Palnitkar, "Verilog HDL: A Guide to Digital Design and ...
  • Naous, Jad, et al. "Implementing an OpenFlow switch on the ...
  • Symposium on Architectures for Networking and Commun ications Systems. ACM, ...
  • P. Bosshart, G. Gibb, H.-S. Kim, G. Varghese, N. McKeown, ...
  • SIGCOMM Computer Communic ation Review, pp. 99-110, 2013. ...
  • T. Koponen, M. Casado, N. Gude, J. Stribling, L. Poutievski, ...
  • N. McKeown, T. Anderson, H. Balakrishnan, G. Parulkar, L. Peterson, ...
  • B. Raghavan, M. Casado, T. Koponen, S. Ratnasamy, A. Ghodsi, ...
  • N. McKeown, T. Anderson, H. Balakrishnan, G. Parulkar, L. Peterson, ...
  • A. Lara, A. Kolasani, and B. Ramamurthy, "Network ...
  • imnovation using openflow: A survey, " Communic ations Surveys & ...
  • Shacham, Ofer, et al. "Rethinking digital design: Why design must ...
  • Richardson, Stephen, et al. "An area-efficient minimum-time FFT schedule using ...
  • Shacham, Ofer, et al. "Avoiding game over: Bringing design to ...
  • Wachs, Megan A. Specifying and Validating Memory ...
  • Protocols for Chip Generators. Diss. STANFORID UNIVERSITY, 2013. ...
  • Shacham, Ofer, et al. "Rethinking digital design: Why design must ...
  • Zhu, Qiuling, et al. "Polar format synthetic aperture radar in ...
  • Richardson, Stephen, et al. "An area-efficient minimum-time FFT schedule using ...
  • نمایش کامل مراجع