بهینهسازی ساختار سوئیچ های ATM با حافظه مشترک برای افزایش سرعت سوئچینگ
محل انتشار: دوازدهمین کنفرانس سالانه انجمن کامپیوتر ایران
سال انتشار: 1385
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 3,491
فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ACCSI12_243
تاریخ نمایه سازی: 23 دی 1386
چکیده مقاله:
یکی از کاربردهای عمده سوئیچ های حافظه مشترک، ارسال ترافیک چند پخشی با کمترین نرخ حذف بستههای دریافتی، بدلیل ازدحام در سوئیچ است. ساختارها و الگوریت مهای مختلفی برای سوئیچ های حافظه مشترک در رابطه با پشتیبانی ترافیک های چند پخشی ارائه شده است که هریک دارای مزایا و معایب خاص خود می باشند. البته ساختارهای کنونی همگی در جهت رفع معایب ساختارهای قبلی ارائه شدهاند. یکی از این ساختارهای ارائه شده، سوئیچ حافظه مشترک با روش کپی آدرس م ی باشد، این ساختار علاوه بر کاهش نرخ حذف بسته ها، از سختافزار کمتری نیز استفاده می کند ولی به هر جهت، خود نیز دارای یک سری معایب خاص می باشد. در این مقاله با ارائه یک طرح پیشنهادی برای سوئیچ های حافظه مشترک که از همان روش کپی آدرس استفاده می کند، سرعت سوئیچینگ را به طور قابل توجه ای افزایش داد هایم. نتایج حاصل از بکارگیری یک سناریوری واقعی نشان داده است که طرح پیشنهادی با کاهش تعداد دسترسی ها به حافظه سرعت سوئیچینگ را بیش از 15 % افزایش داده است.
کلیدواژه ها:
نویسندگان
احمد یوسفی
مدرس دانشگاه آزاد اسلامی واحد اردستان
مسعود صبائی
عضو هیات علمی دانشگاه، دانشگاه صنعتی امیرکبیر(پلی تکنیک تهران)، دانش
محمدکاظم اکبری
عضو هیات علمی دانشگاه، دانشگاه صنعتی امیرکبیر(پلی تکنیک تهران)، دانش
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :