طراحی اتوماتیک یک تقویت کننده عملیاتی CMOS با استفاده از الگوریتم ژنتیک
محل انتشار: فصلنامه مهندسی مخابرات جنوب، دوره: 8، شماره: 31
سال انتشار: 1398
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 139
نسخه کامل این مقاله ارائه نشده است و در دسترس نمی باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
این مقاله در بخشهای موضوعی زیر دسته بندی شده است:
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
JR_JCEJ-8-31_006
تاریخ نمایه سازی: 21 اسفند 1400
چکیده مقاله:
در این مقاله برای طراحی اتوماتیک یک تقویت کننده عملیاتی آنالوگ CMOS از الگوریتم ژنتیک (GA)، استفاده شده است. با استفاده از روش ارائه شده، می توان مقادیر دقیق و بهینه عناصر شبکه جبرانسازی، ابعاد ادوات، ولتاژ و جریان های بایاس مجهول در مدار را بدست آورد. در این مقاله، جهت انجام محاسبات و پیاده سازی الگوریتم محاسباتی، از نرم افزار MATLAB و جهت شبیه سازی مدار مجتمع آنالوگ از تکنولوژی CMOS ۰.۱۸µm و نرم افزار HSPICE استفاده شده است که نتایج بدست آمده، کارآمدی الگوریتم پیشنهادی در این مقاله را در طراحی بهینه یک مدار تقویت کننده عملیاتی آنالوگ تصدیق می کند.
کلیدواژه ها:
نویسندگان
علی جعفری
دانشگاه آزاد اسلامی واحد بوشهر، بوشهر، ایران
علیرضا ملاح زاده
دانشگاه خلیج فارس بوشهر
مریم ذکری
دانشگاه صنعتی اصفهان