بررسی روشهای پیاده سازی شبکه های عصبی جهت شناسایی الگو در تکنولوژی نانوالکترونیک

سال انتشار: 1390
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,842

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ROUDSARIT01_185

تاریخ نمایه سازی: 19 مرداد 1390

چکیده مقاله:

این مقاله به معرفی روشهای پیاده سازی شبکه های عصبی برای تراشه های نسل اینده می پردازد و سپس هریک را به طور کامل مورد بررسی قرار میدهد برای پیاده سازی سخت افزارهای شبکه های عصبی هریک از قسمتهای شبکه عصبی شامل دندریت ها اکسون ها وزنها و سلولهای عصبی توسط یکی از قسمتهای سخت افزاری پیاده سازی می شوند روشهای مختلفی برای پیاده سازی شبکه های عصبی در تکنولوژیهای جدید پیشنهاد شده ولی در همه آنها ساختار اصلی یکسان می باشد که دراین مقاله به معرفی هریک از روشها پرداخته شده و در نهایت تفاوت ها و مزایای هریک از روشها را معرفی خواهیم کرد و نسل بعدی پردازشگرهای عصبی معرفی خواهند شد.

کلیدواژه ها:

شبکه های عصبی شناسایی الگو ، نانوالکترونیک ، پیاده سازی ، سخت افزارهای عصبی

نویسندگان

رضا مهدیه

دانشجوی کارشناسی ارشد دانشکده برق و کامپیوتر دانشگاه سمنان

پرویز کشاورزی

استادیار دانشگاه سمنان

عبدالحسین رضایی

دانشجوی دکتری

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Machine Boltzmannه [2] _ Akazawa and Y. Ameniya, Neuron Circuit ...
  • C.M. Bishop. Neural Networks for Patter Recognition. Oxford U. pp. ...
  • Architecture of the Neuro computer synapse-1 _ World Congress on ...
  • /5] O.Turel and K.K. Likharev. "Crossnets: Neuromorphic Networks for Nanoelectronie ...
  • K.K. Likharev. :Hybrid CMOS/nanoe lectronic Circuit: Opportunities _ Challengies" J. ...
  • K.K. Likharev. "Nano and Giga Challenges in Microelecto nics, chapt ...
  • D.B. Strukov and K.K. Likharev. "CMOL: Devices, circuits, and architectures", ...
  • G. Snider and R Williams, "Nano/CMO5 architectures using a field-p ...
  • _ _ "Single-electron latching swvitches cas nanoscale synapses". In In ...
  • K.K. Likharev, A. Mayr, I. Muckra, and OTurel. neuromorphic ...
  • architectures for CMOL circuits". An, NewYork Aca. Sci, 1006:146-163, 2003. ...
  • O Turel, I. Muckra, and K.K. Likharev. "Possible Nano electron ...
  • O.Turel and K.K. Likharev. "Architecture for Nanoelectrone Implementation of Artificial ...
  • _ _ _ On the Memristor Crossbar based CMOS-Nano Circuits" ...
  • J.H.Lee, CMOL CrossNets ...
  • Claassifiers PhD Thesis, Stony Brook Univ. , pp.26-34, 2007 ...
  • O.Turel, :Devices and Circuits for Nanoelectronie Implementation of Artificial Neural ...
  • M.Masoumi, F. Raissi, M. Ahmadian, and P. Keshavarzi. "Design and ...
  • نمایش کامل مراجع