طراحی و شبیه سازی اسیلاتور حلقوی کنترل شونده با ولتاژ CMOS خیلی کم توان برای تگ های RFID پسیو

سال انتشار: 1397
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 592

فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

DESCONF01_018

تاریخ نمایه سازی: 5 آبان 1397

چکیده مقاله:

اسیلاتور مدار الکترونیکی است که پس از طی مدت زمان کوتاهی پس از اتصال تغذیه مستقیم و بدون اعمال سیگنال متناوب به ورودی، به نوسان می رسد و تنظیم فرکانس یکی از مشخصه های مهم اسیلاتورهای کنترل شونده با ولتاژ می باشد. در واقع باید مداری طراحی کرد که با تغییر ولتاژ کنترلی بتوان مقدار فرکانس را تغییر داد و یا به اصطلاح تنظیم نمود. در این مقاله الگوی بایاس مستقیم جهت اینورتورهای CMOS معرفی می شودکه در نوسان سازهای حلقوی با ولتاژ زیرآستانه با استفاده از بایاس های بدنه مستقیم کاربرد دارد، که شامل SSB و DTMOS می باشند. نوسان ساز حلقوی 3 طبقه جهت فرکانس هدف با روش متعارف تکنیک های بایاس بدنه مستقیم شبیه سازی شده است. ساختار با استفاده از تکنولوژی 0.18μmCMOS استاندارد و توسط شبیه ساز کیدنس صورت می گیرد. پالس تولیدی و زمان صعود و نزول به عنوان شاخص ارزیابی عملکرد نوسان سازها انتخاب شده است. نتایج شبیه سازی برای حالات DTMOS و SBB و BBG انجام می شود. همچنین مدار مولد کلاک 2 فاز ناهمپوشان با سیکل وظیفه ثابت شبیه سازی شده است. مولد کلاک بر اساس فلیپ فلاپ نوع D با لبه پایین رونده کار می کند. با استفاده از فلیپ فلاپ و مدار دیکدر می توان مدار مولد کلاک را به 4 فاز و در مرحله بعدی با افزایش تعداد فلیپ فلاپ ها، تا 8 فاز با زمان وظیفه یکسان گسترش داد. ولتاژ تغذیه مدار را با استفاده از تکنیک های بایاس مستقیم به زیر آستانه در حدود 444 میلی ولت رسانده و نتایج کلاک ناهمپوشان خروجی مقایسه شده است.

نویسندگان

سحر دولابی

گروه مهندسی برق، واحد بوشهر، دانشگاه آزاد اسلامی، بوشهر، ایران

نجمه چراغی شیرازی

گروه مهندسی برق، واحد بوشهر، دانشگاه آزاد اسلامی، بوشهر، ایران