پیاده سازی یک روش بهینه برای بهبود خطای تزریق بار کانال سوییچ ها و تاثیر پیاده سازی یک روش بهینه برای بهبود خطای تزریق بار کانال سوییچ ها و تاثیر
محل انتشار: چهارمین کنفرانس ملی پژوهش های نوین در مهندسی برق
سال انتشار: 1397
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 484
فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
EECCONF04_014
تاریخ نمایه سازی: 11 شهریور 1397
چکیده مقاله:
برای ارتباط با دنیای خارج معمولا از پردازشگرهای سیگنال دیجیتال استفاده می شود. بنابر این نیاز به استفاده از مبدل آنالوگ به دیجیتال همواره احساس می شود. از آنجا که همواره سرعت پردازشگرها در حال افزایش است درنتیجه سرعت مبدل های آنالوگ به دیجیتال نیز باید افزایش یابد. در میان مبدل های مختلف مبدل آنالوگ به دیجیتال فلش قادر است تعادل بسیار خوبی بین سرعت و دقت و توان مصرفی برقرار کرد. در بحث مدار نمونه ردار و نگهدار، خطاهای ناشی از سوییچ از اهمیت بالایی برخوردارند که تزریق بار کانال سوییچ از مهمترین خطاهای این مدار به شمار می رود. از این رو روش های متعددی برای کاهش خطای تزریق بار کانال سوییچ ارایه شده است. در این پژوهش از روش سوییچینگ صفحه پایین جهت بهبود خطای ناشی از تزریق بار کانال سوییچ ها استفاده شده است که نسبت به دیگر روش های متداول همچون روش سوییچ ساختگی و سوییچ مکمل اثرات منفی کمتری بر سایر خطاها نظیر آفست INL DNL و ... میگذارد. به منظور شبیه سازی، پیاده سازی و ارزیابی سیستم ارایه شده، از نرم افزار Hspice استفاده میشود. همچنین در انجام پژوهش، بسته CMOS استاندارد نوع 0.18μm شرکت TSMC مورد استفاده قرار میگیرد.
کلیدواژه ها:
نویسندگان
محمد ایزدخواه
دانشگاه آزاد اسلامی، واحد فسا، گروه مهندسی برق، فسا، ایران
محسن محمدپور
دانشگاه آزاد اسلامی، واحد تنگستان، گروه مهندسی برق، تنگستان، ایران