طراحی یک مبدل آنالوگ به دیجیتال تقریب متوالی بر اساس تفاضل نمونه های ورودی

سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 450

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

COMCONF05_163

تاریخ نمایه سازی: 21 اردیبهشت 1397

چکیده مقاله:

در این مقاله یک مبدل آنالوگ به دیجیتال با ساختار تقریب متوالی ارایه شده است. این مبدل آنالوگ به دیجیتال با به کارگیری ساختار تفاضلی به منظور دیجیتال سازی سیگنالهای آنالوگ با سرعت تغییرات کم به کار گرفته شده است. در این ساختارتقریب ها بر اساس نمونه ی قبلی انجام خواهد شد و بخش مبدل دیجیتال به آنالوگ که سهم عمده ای در توان مصرفی را دارد از انجام تقریبهای از پیش تعیین شده باز میدارد. به این ترتیب خازن های موجود در مبدل دیجیتال به آنالوگ بعد از هر تبدیل با تغییرات کوچک به حدس درست و متناسب با ورودی جدید دست خواهد یافت. بخش تفاضل-گیر در این ساختار با به کارگیری خازن نمونه بردار طبقه ی اول و یک مقایسه کننده ی دیجیتال پیاده سازی شده است که خود نقش بیت پر ارزش کلمهی دیجیتال خروجی را بر عهده دارد. مبدل ارایه شده در فناوری 0/18µm سیماس و با ولتاژ تغذیه ی 1/8 ولت طراحی شده است. توان مصرفی کل ساختار11/7 µW و نسبت سیگنال به اعوجاج فرکانس((SFDR مبدل برابر با -52/91 dB در فرکانس نمونه برداری 1ksample/s میباشد.

کلیدواژه ها:

مبدل آنالوگ به دیجیتال- مبدل تقریب متوالی- مقایسه گر دینامیکی-مبدل دیجیتال به آنالوگ

نویسندگان

یوسف خزایی

آزمایشگاه پژوهشی مدارها و سیستمهای مجتمع، دانشکده برق، دانشگاه خواجه نصیر الدین طوسی، تهران، ایران

کیوان کرامت زاده

آزمایشگاه پژوهشی مدارها و سیستمهای مجتمع، دانشکده برق، دانشگاه خواجه نصیر الدین طوسی، تهران، ایران

محمدحسین مقامی

آزمایشگاه پژوهشی مدارها و سیستمهای مجتمع، دانشکده برق، دانشگاه خواجه نصیر الدین طوسی، تهران، ایران استادیار گروه برق، دانشگاه تربیت دبیر شهید رجایی، تهران، ایران