ناشر تخصصی کنفرانس های ایران

لطفا کمی صبر نمایید

Publisher of Iranian Journals and Conference Proceedings

Please waite ..
CIVILICAWe Respect the Science
ناشر تخصصی کنفرانسهای ایران
عنوان
مقاله

طراحی و شبیه سظازی یک مبدل آنالوگ به دیجیتال SAR (ثبات تقریبی متوالی) 8 بیتی IKS/s در تکنولوژی 0.18umCMOS برای اکربردهای پزشکی

سال انتشار: 1392
کد COI مقاله: AIHE06_041
زبان مقاله: فارسیمشاهد این مقاله: 2,743
فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

خرید و دانلود فایل مقاله

با استفاده از پرداخت اینترنتی بسیار سریع و ساده می توانید اصل این مقاله را که دارای 10 صفحه است به صورت فایل PDF در اختیار داشته باشید.
آدرس ایمیل خود را در کادر زیر وارد نمایید:

مشخصات نویسندگان مقاله طراحی و شبیه سظازی یک مبدل آنالوگ به دیجیتال SAR (ثبات تقریبی متوالی) 8 بیتی IKS/s در تکنولوژی 0.18umCMOS برای اکربردهای پزشکی

چکیده مقاله:

مبدل آنالوگ به دیجیتال SAR، به طور معمول دارای توان مصرفی کم، سرعت متوسط و روزولیشن متوسط به بالا می باشد. تقاضا برای طول عمر زیاد در کاربردهای پزشکی نیاز به طراحی مبدل با توان فوق العاده کم می باشد که سبب بیشترین کاربرد مبدل SAR در پزشکی شده است. در سالهای اخیر نیاز به رشد مبدلهای آنالوگ به دیجیتال SAR در کاربردهای پزشکی چون دستگاه تنظیم ضربان قلب و کاشت قطعات پزشکی در بدن و ... قابل مشاهده است. در کار انجام شده سعی بر شبیه سازی یک مبدل SAR ؛8 بیتی با سظرعت نمونه برداری 1KS/s، به منظور کاهش توان مصرفی در نرم افزار Cadense و MATLAB شده است.

کلیدواژه ها:

مبدل آنالوگ به دیجیتال، توان مصرفی Matlab, Cadense

کد مقاله/لینک ثابت به این مقاله

برای لینک دهی به این مقاله می توانید از لینک زیر استفاده نمایید. این لینک همیشه ثابت است و به عنوان سند ثبت مقاله در مرجع سیویلیکا مورد استفاده قرار میگیرد:

https://civilica.com/doc/205940/

نحوه استناد به مقاله:

در صورتی که می خواهید در اثر پژوهشی خود به این مقاله ارجاع دهید، به سادگی می توانید از عبارت زیر در بخش منابع و مراجع استفاده نمایید:
ناصری خواه، اکبر و نبوی، سیدمحمدحسین و قاسمی، عبدالرسول،1392،طراحی و شبیه سظازی یک مبدل آنالوگ به دیجیتال SAR (ثبات تقریبی متوالی) 8 بیتی IKS/s در تکنولوژی 0.18umCMOS برای اکربردهای پزشکی،ششمین همایش فرامنطقه ای پیشرفتهای نوین در علوم مهندسی ،تنکابن،،،https://civilica.com/doc/205940

در داخل متن نیز هر جا که به عبارت و یا دستاوردی از این مقاله اشاره شود پس از ذکر مطلب، در داخل پارانتز، مشخصات زیر نوشته می شود.
برای بار اول: (1392، ناصری خواه، اکبر؛ سیدمحمدحسین نبوی و عبدالرسول قاسمی)
برای بار دوم به بعد: (1392، ناصری خواه؛ نبوی و قاسمی)
برای آشنایی کامل با نحوه مرجع نویسی لطفا بخش راهنمای سیویلیکا (مرجع دهی) را ملاحظه نمایید.

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود ممقالهقاله لینک شده اند :

  • J. Werner, M. Meine, K. Hoeland, M. Sensorه Hexamer, and ...
  • of Measuremet and Control, 2000. ...
  • L.S.Y.Wong, S .Hossain, A.Ta, ...
  • J.Edvinsson, D.H.Rivas, and H. Naas. _ Very Low-Power CMOS Mixed-Signal ...
  • P. Lowenborg, Mixed-Signal Processing Systems, Linkoping University, 2006. ...
  • Kent. H. Lundsberg, Analo g-to-Digital Converters Testing, 2002. ...
  • H _ Khurramab adi ADC Converters (Lecture 13). UC Berkeley ...
  • B. Razavi, Principles of Data Conversion IEEE ...
  • J.L.McCreary and P. R. Gray, _ Charge Redistribution Analog-to -Digital ...
  • Circuits, vol. SC-10, no. 6, December 1975. ...
  • A. Rodriguez -Perez, M. Delgado- ...
  • Y. S. Yee, L. M. Terman, and L.G.Heller, "A Two-Stage ...
  • Conversion, " IEEE Journal of Solid-State Circuits, vol. SC-14, pp. ...
  • Transactions on Circuits and Systems, vol. 48, no. 10, October ...
  • M. Saberi, R. Lotfi, K. Mafinezhad, W. A. Serdijn, "Analysis ...
  • Circuits and Systems, vol. 58, no. 8, August 2011. ...
  • D.Zhang, "Design and Evaluation of an Ultra-Low Power Successive ...
  • App roximation ADC, " Master thesis, Linkoping University, 2009. ...
  • D. Zhang, A. K. Bhide, and A. ...
  • proceedings of the 28th Norchip conference IEEE, Nov.20 10. ...
  • T.O. Anderson, "Optimum Control Logic for Successive Ap proximation Analog ...
  • A. Rossi and G. Fucili, ...
  • _ Nonredundant successive approximation register for A/D converter, " Electronics ...
  • M. Van Elzakker, E. van Tuij, P. Geraedts, D. Schinke., ...
  • _ 4fJ/C onversion- step 10b 1MS/s Charge- Redistribution ADC, " ...
  • Flip-Flops, " Master thesis, Linkoping University, 2003. ...
  • Circuits and Systems, vol.53, no.7, July 2006. [19] C. K. ...
  • Performance Systems, IEEE Press, 2003. [20] W. J.Dally and J. ...
  • Locking in High- Performance Systems, Cambridge University Press, 1998. [23] ...
  • latched comparator, " Northeastern University, 2010. ...
  • The Designer Guide Community, Oct. 2006. [25] J. M Rabaey, ...
  • Circuits - A Desigsn Perspective, Prentice Hall, 2nd edition, 2003. ...
  • CMOS, " ISSCC Dig. Tech.Papers, Feb. 2007. [27] L. Li ...
  • Threshold CMOS Techniques, " Circuits and Systems, IEEE Press, Aug. ...
  • (Lecture 21). UC Berkeley Course, Analog- Digital Interfaces in VLSI ...
  • capacitor, ; Electronic Letters, vol. 45, no. 5, March 2011. ...
  • N. Verma and A. P. Chandrakas an, _ 100kS/s 12b ...
  • H-C. Hong, and G-M. Lee, -A 65- fJ/Conversion Step 0.9-V ...
  • مدیریت اطلاعات پژوهشی

    صدور گواهی نمایه سازی | گزارش اشکال مقاله | من نویسنده این مقاله هستم

    اطلاعات استنادی این مقاله را به نرم افزارهای مدیریت اطلاعات علمی و استنادی ارسال نمایید و در تحقیقات خود از آن استفاده نمایید.

    مقالات پیشنهادی مرتبط

    مقالات مرتبط جدید

    به اشتراک گذاری این صفحه

    اطلاعات بیشتر درباره COI

    COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

    کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.

    پشتیبانی