طراحی PLL دو حلقه ای مبتنی بر آشکارسازی فاز پنجره ای با سرعت قفل بالا، توان مصرفی و اسپور مرجع پایین
سال انتشار: 1396
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 484
فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
JR_JIAE-14-2_009
تاریخ نمایه سازی: 1 اردیبهشت 1397
چکیده مقاله:
در این مقاله حلقه قفل فاز دو حلقه ای با سرعت قفل بالا، توان مصرفی پایین و اسپور مرجع پایین ارایه شده است. فرکانس خروجی مدار طراحی شده GHz 3.2 و فرکانس مرجع MHz 50 می باشد و مناسب برای کاربرد وایمکس میباشد. در این طراحی پس از قفل نهایی قسمتی از مدار تاثیری در عملکرد مدار نداشته و می توان آنها را غیرفعال کرد، لذا توان مصرفی بسیار پایین میباشد. روش آشکارسازی فاز، آشکارسازی پنچره ای است. ساختار پمپ بار پیشنهادی به گونه ای می باشد که سبب کاهش اسپور مرجع می شود. همچنین از یک ساختار جدید حلقه قفل فرکانس، جهت کاهش زمان قفل حلقه استفاده شده است. شبیه سازی مدار پیشنهادی با استفاده از بسته طراحی تکنولوژی um CMOS-RF 0.18 انجام شده است. در ساختار پیشنهادی اسپور مرجع برابر با 74dBc-، زمان قفل us 1.9 و توان مصرفی mw 4.15 حاصل شده است
کلیدواژه ها:
حلقه قفل فاز ، سرعت قفل حلقه ، اسپور مرجع ، آشکارساز فاز پنجره ای ، پمپ بار ، تقسیم کننده فرکانس ، نوسان ساز کنترل شونده با ولتاژ
نویسندگان
مصطفی عابدی
دانشجوی کارشناسی ارشد دانشکده مهندسی برق دانشگاه علم و صنعت ایران - تهران - ایران
جواد یاوند حسنی
استادیار دانشکده مهندسی برق دانشگاه علم و صنعت ایران - تهران - ایران