طراحی فیلترهای دیجیتال توان پایین با استفاده از محاسبات تقریبی

سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 909

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICELE02_470

تاریخ نمایه سازی: 7 اسفند 1396

چکیده مقاله:

جمع کننده ها یکی از سادهترین و در عین حال مهمترین مدار محاسباتی در کاربردهای پردازش سیگنال میباشد. در بیشتر کاربردهای پردازش سیگنال نیازی به خروجی خیلی دقیق نمیباشد و یک جواب تقریبی و نسبتا بهینه کافی است. در این مقاله یک جمع کننده تقریبی به نام MSCSA ارایه شده است که براساس جمع کننده تقریبی [SCSA[1, 2 طراحی شده است. در این نوع جمع کنندهها هدف اصلی این است که از تشکیل زنجیره رقم نقلی جلوگیری شود برای اینکار جمع کننده به بلوکهایی تقسیم میشوند که هر بلوک مستقل از بلوکهای دیگر حاصلجمع خود را براساس یک رقم نقلی حدسی تولید میکند و سپس حاصل جمع های تولیدی هر بلوک، حاصل جمع کلی مدار را ایجاد میکنند . در روش پیشنهادی ما نسبت به روش SCSA تغییراتی در ساختار داخل هر بلوک داده شده است که هم مساحت و هم تاخیر جمع کننده بهبود داده شده است به طوری که میزان بهبود تاخیر با اندازه بلوک -2بیتی حدود 24 درصد و و بهبود مساحت حدود 20 درصد به دست آمده است..

کلیدواژه ها:

محاسبات تقریبی ، فیلتر گوسی ، جمع کننده تقریبی ، جمع کننده با انتخاب حدسی رقم نقلی SCSA

نویسندگان

مهدی زمانی

دانشجوی کارشناسی ارشد، مهندسی الکترونیک، موسسه آموزش عالی ادیبان گرمسار

حسن خالصی

استادیار گروه مهندسی الکترونیک، دانشگاه آزاد اسلامی واحد گرمسار