طراحی یک فلیپ فلاپ دینامیکی تریگر شده روی هر دو لبه ساعت در تکنولوژی CMOS

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 995

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NCAEE01_099

تاریخ نمایه سازی: 11 آبان 1395

چکیده مقاله:

در این مقاله عملکرد فلیپ فلاپ های نوع SET استاتیکی بررسی می شود و سپس پیاده سازی یک DET-FF بر اساس یک توپولوژی مشابه به آنچه در SET-FF استاتیکی مورد استفاده قرار می گیرد مرور خواهد شد. در راستای ارائه روش اجرایتحقیق نخست پیاده سازی دینامیکی SET-FF معرفی می شود و سپس پیاده سازی یک DET-FF دینامیکی که هدف اصلی تحقیق را تشکیل می دهد ارائه خواهد شد. سرانجام، کارکرد صحیح توپولوژی پیشنهادی برای DET-FF دینامیکی بر اساس نتایج شبیه سازی با نرم افزار HSPICE بررسی خواهد شد

کلیدواژه ها:

نویسندگان

عبدالرضا پناهی

باشگاه پژوهشگران جوان و نخبگان، واحد ساوه، دانشگاه آزاد اسلامی واحد ساوه، ایران

حسین رحیمی

گروه برق،واحد الیگودرز، دانشگاه آزاد اسلامی، الیگودرز،ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • N. Goncalves , H.J. De Man, NORA: A Racefree Dynamic ...
  • S. Jamasb , in Analog and Digital Integrated Circuit Blocks ...
  • S.L. Lu, M. Ercegovac , IEEE"A Novel CMOS Imp lementation ...
  • S.L. Lu, :A safe single-phase clocking scheme for CMOS circuits", ...
  • C. Mead and J . Wawrzynek , _ discipline for ...
  • S.H. Unger _ _ ouble -edge-triggered flip-flops", IEEE Trans _ ...
  • نمایش کامل مراجع