پیاده سازی حذف کننده اختلال بر روی FPGA
محل انتشار: کنفرانس بین المللی مهندسی برق
سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 742
فایل این مقاله در 7 صفحه با فرمت PDF و WORD قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICELE01_375
تاریخ نمایه سازی: 21 شهریور 1395
چکیده مقاله:
یکی از کاربردهای فیلتر وفقی حذف نویز است، از این کاربرد در شکل دهی پرتو وفقی جهت حذف اختلال استفاده می شود. در این مقاله الگوریتم شکل دهی پرتو وفقی بر اساس معادلات وینر-هاپف پیاده سازی شده است. چالش اساسی این الگوریتم محاسبه ماتریس معکوس است که استفاده از تجزیه QR و آرایه تپنده مثلثی برای محاسبه ماتریس معکوس موجب شده است که این طرح برای پیاده سازی بر روی FPGA مناسب باشد. این طرح با در نظر گرفتن چهار اختلالگر پیاده سازی شده است و به سادگی برای تعداد ورودی های بیشتر قابل توسعه است.
کلیدواژه ها:
نویسندگان
محمد دشتی
کارشناس ارشد، دانشگاه جامع امام حسین(ع)
احمدرضا امین
استادیار، عضو هیئت علمی دانشگاه جامع امام حسین(ع)
عبداله مهدلو
کارشناس ارشد، پژوهشگر دانشگاه جامع امام حسین(ع)
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :