CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

پیاده سازی حذف کننده اختلال بر روی FPGA

عنوان مقاله: پیاده سازی حذف کننده اختلال بر روی FPGA
شناسه ملی مقاله: ICELE01_375
منتشر شده در کنفرانس بین المللی مهندسی برق در سال 1395
مشخصات نویسندگان مقاله:

محمد دشتی - کارشناس ارشد، دانشگاه جامع امام حسین(ع)
احمدرضا امین - استادیار، عضو هیئت علمی دانشگاه جامع امام حسین(ع)
عبداله مهدلو - کارشناس ارشد، پژوهشگر دانشگاه جامع امام حسین(ع)

خلاصه مقاله:
یکی از کاربردهای فیلتر وفقی حذف نویز است، از این کاربرد در شکل دهی پرتو وفقی جهت حذف اختلال استفاده می شود. در این مقاله الگوریتم شکل دهی پرتو وفقی بر اساس معادلات وینر-هاپف پیاده سازی شده است. چالش اساسی این الگوریتم محاسبه ماتریس معکوس است که استفاده از تجزیه QR و آرایه تپنده مثلثی برای محاسبه ماتریس معکوس موجب شده است که این طرح برای پیاده سازی بر روی FPGA مناسب باشد. این طرح با در نظر گرفتن چهار اختلالگر پیاده سازی شده است و به سادگی برای تعداد ورودی های بیشتر قابل توسعه است.

کلمات کلیدی:
DBF ، تجزیه QR، پیاده سازی ماتریس معکوس، FPGA، حذف اختلال، فیلتر وفقی

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/504217/