طراحی یک مقایسه گر توان پایین در مبدل آنالوگ به دیجیتالFlash

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 731

فایل این مقاله در 12 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICESCON03_096

تاریخ نمایه سازی: 16 شهریور 1395

چکیده مقاله:

مبدل های آنالوگ به دیجیتال به طور گسترده در کاربردهایی نظیر سیستم های الکترونیکی، ابزار اندازه گیری و کنترل، سیستم های مخابراتی، رادارها و پردازش تصویر مورد استفاده قرار می گیرند. نظر به این که در معماری مبدل های آنالوگ به دیجیتال Flash رابطه ی میان تعداد بیت خروجی و تعدادمقایسه گرها، نمایی است لذا توان مصرفی در این نوع مبدل ها نوعاٌ زیاد می باشد. با توجه به این واقعیت با افزایش دقت )رزولوشن( مبدل، مقایسه گرها سهم عمدهای در افزایش توان مصرفی مبدل های Flash ایفا می کنند. در این مقاله ابتدا ساختار مبدل های Flash به طور مختصر بررسی شده و سپس یک ساختار جدید برای طبقه ی مقایسه گر که به کاهش توان مصرفی خروجی منجر می شود ارائه شده است. مدارمقایسه گری که برای این مبدل طراحی شده مدار جدیدی است که نسبت به نمونه های موجود مزیت قابل توجهی از جمله توان مصرفی بسیار کم را از خود نشان می دهد. ساختار پیشنهادی برای یک مبدل آنالوگ به دیجیتال Flash با دقت 4 بیت و نرخ نمونه برداری 16 مگاهرتز در ثانیه اعمال شده و توان مصرفی آن توسط شبیه سازی های HSPICE مورد ارزیابی قرار گرفته است. مزیت دیگر ساختار پیشنهادی، فضای مورد نیاز جهت پیاده سازی مبدل بر روی تراشه می باشد که نسبت به ساختارهای متداول، کاهش چشم گیری می یابد

کلیدواژه ها:

مقایسه گر ، توان ، مبدل آنالوگ به دیجیتال ، نرم افزار HSPICE

نویسندگان

شهرزاد رامتین فرد

کارشناس ارشد، دانشگاه آزاد اسلامی واحد فسا

سجاد مشفع

استادیار دانشگاه آزاد اسلامی واحد ارسنجان

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Akashe sh. (2013).Design low power for threshold inverter quantization based ...
  • Arunkumar P, Rekha and Narashimaraja _ (2013).An efficient design of ...
  • D Schinkel. E mensink. E kiumperink. (2007).A double-tail latch-type voltage ...
  • Gangadi ragghu and K naresh. (2015).Design and implementation of low ...
  • Hajar rostaminia. Samad sheikhaei and Amir bazrafshan. (2014).A 4-bit 8GS/s ...
  • Ili shairah abdul halim. Siti lailatul mohd hassan. Nural Dalila ...
  • M miyahara. Y asada. P daehwa and A matsuzawa (2008).A ...
  • S kale and RS gamad. (2010).Design of CMOS comparator for ...
  • Sunghyun Park, Yorgos palaskas, Michael p. Flynn. (2007).A 4-GS/s 4-Bit ...
  • نمایش کامل مراجع