طراحی مبدل داده آنالوگ به دیجیتال Pipeline بسیار ولتاژ پایین تفکیک بالا در معماری Switched-Opamp
محل انتشار: پانزدهیمن کنفرانس مهندسی برق ایران
سال انتشار: 1386
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 4,392
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE15_395
تاریخ نمایه سازی: 17 بهمن 1385
چکیده مقاله:
در این مقاله یک مبدل آنالوگ به دیجیتال ولتاژ پایین تفکیک زیاد ارائه میگردد. ابتدا به چالشهای طراحی مبدلهای داده ولتاژ پایین – تفکیک زیاد اشاره می کنیم و سپس به ارائه یک روش جدید طراحی مبتنی بر بهینه سازی توان مصرفی مبدل لوله ای (pipeline) خواهیم پرداخت که جهت تحقق آن از تکنیک Switched-opamp) SO استفاده شده است. در روش مذکور مقدار بهینه خازنهای هر منطقه مبدل، خازنهای جبران سازی opamp ها و همچنین تفکیک هر طبقه ازمبدل لوله ای جهت بهینه سازی توان مصرفی تعیین می گردند. در ادامه نتایج شبیه سازی مبدل لوله ای با ولتاژ تغذیه I-V تفکیک 12بیت و ولتاژ تمام مقیاس 1.2V p-p,diff تفاضلی ارائه می گردد. در این مبدل از یک طبقه SO نوین با 2.5 بیت تفکیک به عنوان طبقه اول بهره گرفته شده است. به دنبال آن از 8 طبقه 1.5 بیت و در انتها از یک طبقه دو بیتی flash برای طراحی یک مبدل 12 بیت استفاده شده است. شایان ذکر است تعداد بیتهای موثر (ENOB) این مبدل در شرایط اعمال ورودی تفاضلی با فرکانس 1MHz و 1.2V p-p,diff دامنه 111.2 بیت می باشد.
کلیدواژه ها:
نویسندگان
محمدرضا نبوی
دانشگاه فردوسی مشهد، دانشکده مهندسی، گروه برق
رضا لطفی
دانشگاه فردوسی مشهد، دانشکده مهندسی، گروه برق
محسن زردادی
دانشگاه فردوسی مشهد، دانشکده مهندسی، گروه برق
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :