ارائه مدار جدید تمام جمع کننده بر گشت پذیر با قابلیت تحمل پذیری خطا
محل انتشار: سومین همایش ملی کامپیوتر
سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 645
فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
NCCOS03_039
تاریخ نمایه سازی: 9 مرداد 1395
چکیده مقاله:
باافزایش رشدعمومی سیستم های الکتریکی نیاز بشر برای طراحی و ارایه مدارهایی با توان مصرفی پایین و سرعت محاسبات بالا موردتوجه قرارمیگیرد درمطالعات اخیرمشاهده شده منطبق برگشت پذیرباعث کاهش توان تلف شده می باشد منطق برگشت پذیردرزمینه های رمزنویسی محاسبات کوانتومی طراحی Cmos با توان پایین و پردازش اطلاعات نوری و فناوری نانو موردتوجه قرارگرفته است بشرهمیشه سعی داشته تامداری باکمترین خطا درخروجی طراحی نماید هدف این مقاله ارایه یک مدارتمام جمع کننده برگشت پذیر باقابلیت تحمل پذیری خطا و طراحی م دار برگشت پذیر متحمل خطا گیت تافلی است که درطراحی مدارجمع کننده و مدارتافلی بااستفاده ازگیت های برگشت پذیر باخاصیت حفظ توازن درمقیاس نانومتری صورت گرفته است
کلیدواژه ها:
نویسندگان
لیدا فداکار
دانشجوی کارشناسی ارشد دانشگاه علوم واحد تحقیقات پردیس بجنود
منیره هوشمند
استاد یار پایه چهار دانشگاه بین الملل امام رضا (ع)
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :