استخراج روابط مابین پارامترهای مداری به کمک الگوریتم ژنتیک چند هدفه در تقویت کننده های عملیاتی دارای جبرانسازی غیرخطی

سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 543

فایل این مقاله در 11 صفحه با فرمت PDF قابل دریافت می باشد

این مقاله در بخشهای موضوعی زیر دسته بندی شده است:

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ELEMECHCONF03_0546

تاریخ نمایه سازی: 9 مرداد 1395

چکیده مقاله:

در این مقاله یک تقویت کننده عملیاتی CMOS برای کاربردهایی با پهنای باند چند صد مگاهرتز طراحی و بهینه سازی خواهد شد. این تقویت کننده دو طبقه با شبکه جبرانسازی بافر جریان و خازن سری است. در اینجا برای کاهش سطح سیلیکون اشغالی، خازن جبرانسازی را با خازن ترانزیستوری جایگزین کرده ایم. مساله ی مهم در طراحی شبکه های جبرانسازی برای تقویت کننده ها و بویژه تقویت کننده های عملیاتی، محاسبه و انتخاب اندازه ای مناسب برای عناصر این شبکه است. همچنین در کنار آن رفتار غیرخطی خازن های ترانزیستوری، مساله محاسبات دستی طراحی را بسیار پیچیده تر می کند. پس از انتخاب پیکربندی مدار توسط کاربر، مقادیر عناصر مدار شامل ابعاد ترانزیستورهای تشکیل دهنده ی طبقات تقویت کننده و مقاومت مسیر جبرانسازی، در کنار ابعاد ترانزیستورهای خازن ترانزیستوری، توسط الگوریتم بهینه سازی، پیشنهاد شده و مقادیر پهنای باند، بهره، توان مصرفی و مساحت تراشه توسط این الگوریتم بهینه می شود. با استفاده از تکنیک پیشنهادی در اینجا می توان رابطه ی تحلیلی از جواب های بهینه سازی چند طبقه استخراج نمود. رابطه ی بدست آمده نشان خواهد داد که در بهترین حالت چه مصالحه ای بین حاشیه فاز، توان مصرفی و پهنای باند بهره واحد وجود دارد. این رابطه به طراح کمک می کند با توجه به امکانات موجود مداری (حداکثر توان مصرفی قابل اعمال، ولتاژ تغذیه، مساحت سیلیکون اشغالی و دیگر پارامترها) بهترین انتخاب را درطراحی آپ امپ داشته باشد.

کلیدواژه ها:

نویسندگان

اسماعیل رنجبر کلیبی

دانشکده مهندسی برق و کامپیوتر، دانشگاه سمنان

محمد دانائی

دانشکده مهندسی برق و کامپیوتر، دانشگاه سمنان

مجتبی احمدیه خانه سر

دانشکده مهندسی برق و کامپیوتر، دانشگاه سمنان

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Pugliese, A., et al., (2007), "Settling time optimisation for two-stage ...
  • Zhang, L., et al., (2013) , "Current-reuse single Miller feedforward ...
  • Qianneng, Z., et al., (2014), "Three-Stage Amplifier Adopting Dual-Miller with ...
  • Araghian, S. and A. Golmakani, (2012), 11 A Novel Low ...
  • Guo, S. and H. Lee, (2011), "Dual active- c ap ...
  • Gebreselasie, E.G., Z.-X. He, and S.H. Voldman, (2011), _ Vertical ...
  • Chiu, P.-Y. and M.-D. Ker, (2014), "Metal-layer capacitors in the ...
  • Tille, T., et al., (2004), "Design of low-voltage MOSFET-only _ ...
  • Aminzadeh, H., M. Danaie, and W.A. Serdijn, (2013), "Hybrid cascode ...
  • Dendouga, A., et al., (2014), "Program for the optimization of ...
  • Tulunay, _ and S. Balkir, (2004), "A compact optimization methodology ...
  • Thakker, R.A., M.S. Baghini, and M.B. Patil, (2009), " Low-power ...
  • Taherzadeh-5 ani, M., et al. (2003), "Design optimization of analog ...
  • Takhti, M., A. Beirami, and H. Shamsi, (2009), "Multi-obj ective ...
  • Arar, D., M. Meguellat, and M. Chahdi, (2013), "An optimized ...
  • Sripramong, T. and C. Toumazou, (2002), "The invention of CMOS ...
  • Kovacs, I., A. Oros, and M. Neag, (2011), "Comparative analysis ...
  • Baker, R.J..2011), "CMOS: circuit design, layout, and simulation", Vol. 18: ...
  • Allen, P.E. and D.R. Holberg, (2002), "CMOS analog circuit design", ...
  • W. Wang, Z. Yan, P. Mak, M. K. Law, (2014) ...
  • Nise, Norman S, (2014) :CONTROL SYSTEMS ENGINEERING _ John Wiley ...
  • نمایش کامل مراجع