Concurrent Error Detection in Residue Circuits By Using Time Redundancy
محل انتشار: شانزدهمین کنفرانس مهندسی برق ایران
سال انتشار: 1387
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 2,080
فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE16_350
تاریخ نمایه سازی: 6 اسفند 1386
چکیده مقاله:
Concurrent error detection (CED) techniques are widely used to enhance system dependability. All CED techniques introduce some form of redundancy. CED schemes could often correct some errors, creating a fault tolerant system. In this paper a novel fault tolerant method is proposed through combining information and time redundancy. This method can be used in various types of arithmetic circuits. As a proof of concept we applied time redundancy to a residue adder. In comparison with nonredundant residue adder and other fault toleranc schemes such as Re-computation with Duplication with Comparison (REDWC), our method - Quadruple Cycle Residue Redundancy (QCRR) adder- results in 22~50% reduction in hardware complexity. This approach introduces large savings on the ALU as a whole and only causes a reasonable increase in delay.
کلیدواژه ها:
نویسندگان
Rana Forsati
Computer Engineering Dep. Azad University of Qazvin, Qazvin, Iran
Karim faez
Electrical Engineering Dep. AmirKabir University of Technology,Tehran, Iran
Farnaz Moradi
Computer Engineering Dep. Azad University of Qazvin, Qazvin, Iran
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :