طراحی یک VCO پوش پول کلاس C همراه با یک سلف فعال

سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,218

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

AIHE09_122

تاریخ نمایه سازی: 22 مهر 1394

چکیده مقاله:

نوسانسازهای کنترل شونده با ولتاژ ( vco ) به طور گسترده ای در مدارات فرستنده و گیرنده ی بی سیم و نیز مدارات بازیابی دیتا در ارتباطات سیمی به کار می روند. در این مقاله یک اسیلاتور cmos که با یک جفت ترانزیستور تفاضلی در کلاس cبا پیکربندی پوش پول کار میکند، ارائه میشود. این اسیلاتور همان مزایای استفاده از تکنولوژی های تکمیلی در اسیلاتورهای مبتنی بر یک جفت ترانزیستور تفاضلی را دارد، با این تفاوت که بازده قابل توجه ای با توجه به کاهش مصرف انرژی به علت بهره برداری ازکلاس c دارد. همچنین استفاده از سلف فعال باعث کاهش مصرف توان , بهبود نویز فاز و بالطبع ضریب شایستگی اسیلاتور خواهد شد.در این مقاله استفاده از سلف فعال در vco پوش پول کلاس c وتاثیر آن بر مصرف توان , نویز فاز و ضریب شایستگی بررسی شده است .

کلیدواژه ها:

، Vco پوش پول کلاس c ، سلف فعال ، نویز فاز ، ضریب شایستگی

نویسندگان

پیمان زاهدنمازی

گروه الکترونیک ، دانشگاه آزاد اسلامی واحد اراک ، اراک

محمدباقر توکلی

استادیار، گروه الکترونیک ، دانشگاه آزاد اسلامی واحد اراک ، اراک

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • .6GHz band, " in IEEE Int. Solid to-3-ر3.0 VCOin the ...
  • A.Mazzanti, P.Andreani , "A Push-Pull Class-C CMOS VCOSIEEE JOURNAL OF ...
  • _ Fillaud and H Barthelemy, " Design of a wide ...
  • inductor, in Circuits and Systems and TAISA Conference, 2008. NEWCAS ...
  • CMOS Wireless؛ [3] J. Craninckx and M. Steyaert, Frequency Synthesizer ...
  • A. Liscidini, L. Fanori, P. Andreani, and R. mW/9 mWpower-sc ...
  • frequ ency synthesizers _ in IEEE Int. Solid State Circuits ...
  • T. Tokairin, M. Okada, M. Kitsunezuka, T. ...
  • synthesizer with _ time -windowed time-to-digital converter, " IEEE J.Solid ...
  • J. Shin and H. Shin, "A 1.9-3.8 GHz fractional- PL ...
  • with fast auto-c alibration of loop bandwidth and vCO frequency, ...
  • S. Levantino, M. Zanuso, C. Samori, and A. Lacaita, "Suppression ...
  • D. Ponton, G. Knoblinger, A. Roithmeierl, M. of Assessment؛ه Tiebout, ...
  • نمایش کامل مراجع