طراحی مدار تمام جمع کننده با توان پایین
محل انتشار: پانزدهیمن کنفرانس مهندسی برق ایران
سال انتشار: 1386
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 7,210
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE15_391
تاریخ نمایه سازی: 17 بهمن 1385
چکیده مقاله:
جمع کننده ها از اجزای بسیار مهم درکاربردهای محاسباتی به شمار می روند وبهبود ساختار آنها، ارتقای کلی عملکرد سیستم را به دنبال خواهد داشت. با توجه به رشد روز افزون ادوات الکترونیکی بی سیم و قابل حمل و نیاز به طراحی مدارهای VLSI با عملکرد بالا و توان کم، طراحی های جدیدو مبتکرانه بسیاری در این زمینه جهت پیاده سازی این ساختار، صورت گرفته است. در این مقاله روش جدیدی برای طراحی دروازه پایه XOR و تمام جمع کننده، بر اساس تکنولوژی دینامیک ارائه شده است. توان مصرفی کم و سرعت بالای تکنولوژی دینامیک، تاثیر بسزایی در بهبود عملکرد این بلوک های پایه خواهد داشت. پس از ارایه روش طراحی و جزئیات پیاده سازی، به مقایسه طرح ارائه شده با برخی از طرح های جدید موجود در این زمینه، پرداخته شده است. نتایج شبیه سازی های انجام شده توان مصرفی کم و سرعت بالای طرح پیشنهادی را نشان میدهد.
کلیدواژه ها:
نویسندگان
سروش ناصری
دانشکده برق و کامپیوتر، دانشگاه صنعتی اصفهان
شادرخ سماوی
دانشکده برق و کامپیوتر، دانشگاه صنعتی اصفهان
مهدی حبیبی
دانشکده برق و کامپیوتر، دانشگاه صنعتی اصفهان
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :