تحلیل و طراحی نوسان ساز LC تا جریان شکلدهی شده به منظور کاهش نویز فاز
محل انتشار: اولین کنفرانس ملی مهندسی برق اصفهان
سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 2,038
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ISFAHANELEC01_067
تاریخ نمایه سازی: 23 اسفند 1392
چکیده مقاله:
در این مقاله ساختاری برای نوسان سازهای LC بررسی گردیده است که در آن جریان درین نرانزیستورهای پشت در بازجویی برای کاهش نویز فاز به صورت پالس هاگ بازیک شکل دهی شدهاند. این پالئوسن ها به گونهای طراحی میشوند که در نقاطی از نوسان خروجی که حساسیت فاز خروجی به منابع نه شیست بالاست در کمترین مقدار خود قرار داشته باشند. بر مبنای تئوری حاجی میدید این شکلدهی میتواند باعث کاهش نویز بازمیگردد. برای این منظور از خازن هایی موازی با درین-سورس ترانزیستور استفاده شده است. از مهمترین مزایای این ساختار علاوهبر شکلدهی جریان درین این است که خازن اضافه شده هیچ منبع نوری سیب مدار تصدیق نمیکند و مصرف توان نیز ندارد. برای ارزیابی این ایده یک نوسان ساز LC در پی پاس مرکزی 2 GHZ طراحی شده و مورد ارزیابی قرار گرفته است نتایج شبیهسازی نشان میدهد که نوسان ساز موردنظر نویز فاز DBC/HZ 123/7 - در افست فرکانسی MHZ 1 نشان داده شده است که حدود DB 2.4 نسبت به اسیلاتور LC مرسوم برتری دارد.
کلیدواژه ها:
نویسندگان
مهدثه نوذری
عضو آزمایشگاه تحقیقاتی مدار مجتمع دانشگاهی صنعتی بابل
علی میرخاندوزی
عضو آزمایشگاه تحقیقاتی FPJA دارای سطحی اصفهان
حسین میار نعیمی
عضو هیئت علمی و دانشیار گروه برق و کامپیوتر دانشگاه صنعتی نوشیروانی بابل
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :