طراحی سیستمی مدولاتور DSSS و پیاده سازی آن برروی Fpga
محل انتشار: بیست و یکمین کنفرانس مهندسی برق ایران
سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,062
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE21_424
تاریخ نمایه سازی: 27 مرداد 1392
چکیده مقاله:
دراین مقاله به طراحی یک فرستنده DS-SS می پردازیم روش DS-SS یک تکنیک انتقال اطلاعات است که درمخابرات بی سیم استفاده فراوانی دارد و درمقابل jamming مقاوم است دراین مقاله هدف طراحی فرستنده DSSS برروی FPGA است برای این کار ازابزار System generator شرکت Xilinx برای پیاده سازی بلوکهای این فرستنده استفاده شده است که مبتنی برمحیط سیمولینک MATLAB می باشد ازمهمترین مزایای طرح تولید موج سینوسی مورد نیاز برای مدولاسیون درون FPGA به روش Direct DigitalSynthesis قابل برنامه ریزی بودن فرکانس carrier و سرعت درزمان طراحی مدار می باشد
کلیدواژه ها:
نویسندگان
میرمسعود حسینی کوکمری
دانشگاه علم و صنعت ایران
علیرضا احسانی
دانشگاه مالک اشتر
ستار میرزاکوچکی
دانشگاه علم و صنعت ایران