ضرب کننده آنالوگ با توان مصرفی و ولتاژ تغذیه بسیارپایین به عنوان دوبرابر کننده فرکانس

سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,189

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ISCEE15_217

تاریخ نمایه سازی: 3 آذر 1391

چکیده مقاله:

در این مقاله نوع جدیدی از یک ضرب کننده آنالوگ مورد تجزیه و تحلیل قرار گرفته است که مناسب برای استفاده برای کاربری ها با ولتاژ تغذیه پائین می باشند .همچنین توان مصرفی در آن به شدت کاهش یافته است. بررسی کارایی ضرب کننده با استفاده از نرم افزار HSPICEدر تکنولوژی0.35 شبیهسازی شده است. این ضرب کننده به دلیل وجود دو ترانزیستور از منبع تغذیه تا زمین با ولتاژ تغذیه کم1vکار می کند و دارای توان مصرفی 45nwمی باشد و اعوجاج هارمونیکی مدار برابر % 0.8 مشاهده شده است. این مدار دارای پاسخ فرکانس 56 مگا هرتز می باشد. از عملکرد های جالب این ضرب کننده استفاده به عنوان دو برابر کننده فرکانس می باشد. لذا انتظار می رود با این مدار و این مشخصات طراحی شده , بتواند برای کاربری های پردازش گر سیگنالهای آنالوگ مفید باشد

کلیدواژه ها:

نویسندگان

اصغر شاهسوندی

دانشجوی کارشناس ارشد الکترونیک

محمود آل شمس

عضو هیئت علمی دانشگاه آزاد اسلامی

حاتم محمدی کامروا

عضو هیئت علمی دانشگاه آزادفسا

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • اصغر شاهسوندی، _ ضرب کننده‌آنالوگ چهار ربعی با منبع ولتاژ ...
  • B. Razavi, "Design of Analog Integrated Circuits", New York: McGraw-Hill, ...
  • R. Hidayat, K. Dejhan, P. Moungnoul, and V. Miyanaga Cota ...
  • MOSIS, Wafer Electrical Test Data and SPICE Model Parameters TSMC ...
  • Choi, J., Park, J., Kim, W., Lim, K., & Laskar, ...
  • Boonchu, B., & Surakamp ontorn, W. (2006). CMOS voltage- ...
  • mode analog multiplier: IEEE international symposium on _ _ circuits ...
  • Prommee, P., S omdunyakanok, M., Angkaew, K., Jodtang, A., ...
  • Abbott, J., Plett, C., & Rogers, J. W. M. (2005). ...
  • Boonchu, B., & Surakamp ontorn, W. (2005). A new NMOS ...
  • and communication systems (pp. 197- 200), Dec, 2005. ...
  • Panovic, M., & Demosthenous, A. (2004). Compact CMOS linear transconductor ...
  • Boonchu, B., & Surakamp ontorn, W. (2004). A four-quadrant _ ...
  • Kaewdang, K., Fongsamut, C., & Surakamp ontorn, W. (2003). A ...
  • _ _ _ analog multipliers: IEEE international symposium on circuits ...
  • _ _ _ CMOS analog cell for VLSI signal and ...
  • Sakurai, S., & Ismail, M. (1992). High frequency wide range ...
  • Berg, Y., Naess, O., & Hovin, M. (2000). Ultral ow-voltage ...
  • Pesavento, A., &Koch, C. (1999).Awide linear range four quadrant multiplier ...
  • Coue, D., & Wilson, G. (1996). A four-quadrant subthreshold mode ...
  • _ _ _ _ subthreshold operation: IEEE international symposium on ...
  • Vittoz, E. A. (1994). Micropower techniques, in design of MOS ...
  • Pimentel, J., Salazar, F., Paheco, M., & Gavriel, Y. (2000). ...
  • Weihsing Liu . Shen-Iuan Liu, Design of a CMOS low-power ...
  • Grech, I., Micallef, J. , &Vladimirova, T. (1999).=0.9 Vswitchedcap acito ...
  • Schoeman, J. F., & Joubert, T. H. (1996). Four quadrant ...
  • Coban, A. L., & Allen, P. E. (1994). Low-voltage, four- ...
  • Chu, W.-S., & Current, W. (1995). Current-mode CMOS quaternary multiplier ...
  • Kim, Y. H., & Park, S. B. (1992). Four-quadrant CMOS ...
  • Sawigun, C., & Serdijn, W. A. (2009). Ultra- low-power, class- ...
  • Chen, C., & Li, Z. (2006). A low-power CMOS analog ...
  • Li, Z., & Chen, C. (2006). Low-power low-noise CMOS analogue ...
  • _ _ _ networks: Proceedings of the IEEE 12th signal ...
  • Ramirez-Angul o, J., Carvajal, R. G. _ &Martinez -Heredia, J. ...
  • _ _ _ _ _ _ lier _ ECTI-CON ...
  • W. Liu and Sh. Iuan Liu , "Design of a ...
  • _ _ _ _ Multiplier" 978-1-4244-1 684-4/08/825.0 C2008 IEEE. ...
  • نمایش کامل مراجع