طراحی و شبیه سازی مدار تمام جمع کننده مبتنی بر تکنولوژی GDI

سال انتشار: 1400
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 748

فایل این مقاله در 14 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

DSCONF08_024

تاریخ نمایه سازی: 1 خرداد 1401

چکیده مقاله:

جمع کننده ها یکی از مهمترین اجزای پردازش در سیستم های کامپیوتری هستند . در واقع کارایی پردازنده ها به طور گسترده به سرعت توان و سطح مورد اشغالی جمع کننده ها بستگی دارد. تمامی جمع کننده ها مبتنی بر واحد کلی تمام جمع کننده ها طراحی شده اند . بنا به اهمیت تمام جمع کننده ها ، ساختن مختلف برای تمام جمع کننده ها در مقالات مختلف ارائه شده است که در تمامی آنها به دنبال کاهش تاخیر و توان بسته مصرفی هستند . از این رو در این تغییرات ساختاری برای واحد تمام جمع کننده برای مبنای تکنیک ورودی نفوذی به گیت و با استفاده از ترانزیستور های Si-MOSFET و CNTFETارائه شده است . با استفاده از تمام جمع کننده آن جمع کننده ۴ بیتی ارائه شده است . در تکنیک ورودی نفوذی به گیت های منطقی پایه ای و مالتی پلکسر تنها با دو ترانزیستور پیاده سازی می شوند . به کارگیری تکنیک این امکان را به طراحی می دهد که طراحی مورد نظر را بر اساس استفاده از ترانزیستور های کمتری انجام دهد که این کاهش توان افزایش سرعت را به دنبال دارد. در ساختار تمام جمع کننده های ارائه شده تعداد ترانزیستورهای توان مصرفی و تحقیق نسبت به طراحی های متداول کاهش یافته است . شبیه سازی مدارات توسط نرم افزار HSPICE صورت گرفته است.

نویسندگان

سید ابولفضل موسوی

گروه مهندسی الکترونیک، دانشگاه فنی و حرفه ای، مرودشت، ایران

سارا فرهمند

گروه مهندسی صنایع شیمیایی، دانشگاه فنی و حرفه ای، شیراز، ایران

سجاد مشفع

استادیار دانشگاه آزاد اسلامی واحد ارسنجان، دانشگاه آزاد ارسنجان