طراحی یک مبدل آنالوگ به دیجیتال تقریب متوالی 10 بیتی کم توان در پروسه cmos 0.18μm
سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 473
فایل این مقاله در 13 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICMEAC05_029
تاریخ نمایه سازی: 1 مرداد 1397
چکیده مقاله:
مبدل های آنالوگ به دیجیتال، بخش ضروری سیستم هایی هستند که در آنها پردازش سیگنال انجام می گیرد. در کاربردهاییهمچون مخابرات بی سیم، پردازش تصویر و تجهیزات پزشکی نیاز به مبدل هایی است که علاوه بر دارا بودن تعداد بیت هایخروجی بالا، بتوانند با سرعت مناسبی از سیگنال ورودی نمونه برداری کنند. برای پیاده سازی چنین مبدل هایی اغلب از ساختارتقریب متوالی (successive approximation) استفاده می شود. مبدل انالوگ به دیجتال تقریب متوالی علاوه بر داشتن دقت تقریب متوالیبالا و سرعت بالا،توان مصرفی مناسب دارد دراین مقاله طراحی یک مبدل آنالوگ به دیجیتال میکرو توان به روش تقریبمتوالی (successive approximation)؛ 10 بیتی با سرعت نمونه برداری 100ks/s در ولتاژ تغذیه 1.1 ولت و با توان مصرفی SFDR 58db ، SNDR 57.8db ،29μw در تکنولوژی 0.18 میکرومتر سی ماس انجام شده است. با این روش به رزولوشن بالاتر ، توان مصرفی پایین و سخت افزاری کمتری نیاز دارد.
کلیدواژه ها:
نویسندگان
بهمن امانی
باشگاه پژوهشگران جوان و نخبگان، واحد تبریز ، دانشگاه آزاد اسلامی، تبریز، ایران