ناشر تخصصی کنفرانس های ایران

لطفا کمی صبر نمایید

Publisher of Iranian Journals and Conference Proceedings

Please waite ..
CIVILICAWe Respect the Science
ناشر تخصصی کنفرانسهای ایران
عنوان
مقاله

Design An High Speed 4 – Bit Carry Ripple Adder Using VHDL Code And Implementation on FPGA

سال انتشار: 1396
کد COI مقاله: ICRSIE03_352
زبان مقاله: انگلیسیمشاهد این مقاله: 385
فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

خرید و دانلود فایل مقاله

با استفاده از پرداخت اینترنتی بسیار سریع و ساده می توانید اصل این مقاله را که دارای 5 صفحه است به صورت فایل PDF در اختیار داشته باشید.
آدرس ایمیل خود را در کادر زیر وارد نمایید:

مشخصات نویسندگان مقاله Design An High Speed 4 – Bit Carry Ripple Adder Using VHDL Code And Implementation on FPGA

Parvin Mahmudi - M. Sc.Student of Islamic Azad University Baft Branch
Peiman keshavarzian - Assistant Professor of Islamic Azad University Kerman Branch,

چکیده مقاله:

This paper presents 4-Bit RCA that is modeled using VHDL. According Review to past researches, from the performance analysis, it can be concluded that Carry select Adder has better performance in terms of area and delay compared to other adders [9]. The Carry Look Ahead Adder had the least Area-Delay product .But had the larger power consumption. A carry-select adder speeds faster than RCA by performing additions in parallel and reducing the maximum carry path. Because of the simulation technique the required area and power consumption of this adder is particularly doubles with respect to RCA [1]. The carry select adder on the other hand, is at the opposite corner since it has the lowest delay (half that of the ripple carry’s) but with a larger area required to compensate for this time gain. But, in this design, the hardware implementation of 4-Bitripple carry adder has been done to analyze the speed and area. This Adder has been design with For Generate code and it can be concluded this RCA had the best Delay, the least area, slice (lut) and low memory usage.

کلیدواژه ها:

Ripple Carry Adder, Carry Select Adder, Carry Look Ahead Adder, Carry Save Adder, Delay, Area, FPGA

کد مقاله/لینک ثابت به این مقاله

برای لینک دهی به این مقاله می توانید از لینک زیر استفاده نمایید. این لینک همیشه ثابت است و به عنوان سند ثبت مقاله در مرجع سیویلیکا مورد استفاده قرار میگیرد:

https://civilica.com/doc/677688/

نحوه استناد به مقاله:

در صورتی که می خواهید در اثر پژوهشی خود به این مقاله ارجاع دهید، به سادگی می توانید از عبارت زیر در بخش منابع و مراجع استفاده نمایید:
Mahmudi, Parvin و keshavarzian, Peiman,1396,Design An High Speed 4 – Bit Carry Ripple Adder Using VHDL Code And Implementation on FPGA,سومین کنفرانس بین المللی پژوهش در علوم و مهندسی,,,https://civilica.com/doc/677688

در داخل متن نیز هر جا که به عبارت و یا دستاوردی از این مقاله اشاره شود پس از ذکر مطلب، در داخل پارانتز، مشخصات زیر نوشته می شود.
برای بار اول: (1396, Mahmudi, Parvin؛ Peiman keshavarzian)
برای بار دوم به بعد: (1396, Mahmudi؛ keshavarzian)
برای آشنایی کامل با نحوه مرجع نویسی لطفا بخش راهنمای سیویلیکا (مرجع دهی) را ملاحظه نمایید.

مدیریت اطلاعات پژوهشی

صدور گواهی نمایه سازی | گزارش اشکال مقاله | من نویسنده این مقاله هستم

اطلاعات استنادی این مقاله را به نرم افزارهای مدیریت اطلاعات علمی و استنادی ارسال نمایید و در تحقیقات خود از آن استفاده نمایید.

علم سنجی و رتبه بندی مقاله

مشخصات مرکز تولید کننده این مقاله به صورت زیر است:
نوع مرکز: دانشگاه آزاد
تعداد مقالات: 380
در بخش علم سنجی پایگاه سیویلیکا می توانید رتبه بندی علمی مراکز دانشگاهی و پژوهشی کشور را بر اساس آمار مقالات نمایه شده مشاهده نمایید.

مقالات پیشنهادی مرتبط

مقالات مرتبط جدید

به اشتراک گذاری این صفحه

اطلاعات بیشتر درباره COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.

پشتیبانی