مدار دینامیکی تفاضلی توان پایین برای مدارهای ناهمگام

سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 502

فایل این مقاله در 15 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ITCT04_073

تاریخ نمایه سازی: 17 آبان 1396

چکیده مقاله:

مدارهای ناهمگام نیاز به سیگنال اتمام عملیات دارند تا بتوانند بطور صحیحی کار کنند. این سیگنال عمدتا با استفاده از خروجی های تفاضلی ایجاد می شود. بنابراین به مدارهای تفاضلی با عملکرد مناسب نیاز میباشد. در این مقاله یک مدار دینامیکی تفاضلی پیشنهاد می شود که برای کاهش توان گیتهایعریض در مدارهای ناهمگام قابل استفاده می باشد. ایده مورد استفاده در این مدار شامل کاهش دامنه تغییرات ولتاژ شبکه پایین کش و تولید خروجی تفاضلی با استفاده از یک مقایسه کننده می باشد. بدین منظور گیتهای دومینو عریض با استفاده از مدارهای مورد مطالعه پیاده سازی شدند تا مشخص شودکدامیک از طرحهای مداری کارایی بهتری دارد. مدارهای مورد بررسی از لحاظ پارامترهای تاخیر، توان مصرفی، مصونیت در برابر نویز و سطح تراشه مصرفی با یکدیگر مقایسه می شوند. گیتهای عریض با استفاده از نرم افزار HSPICE در تکنولوژی CMOS 16 نانومتر در تاخیر یکسان شبیه سازی شدند. نتایج شبیه سازیها برای گیتهای OR عریض نشان می دهند که تکنیک مداری پیشنهادی نسبت به سایر مدارهای مورد بررسی بهترین عملکرد را دارد.

نویسندگان

محمد آسیایی

استادیار گروه مهندسی برق، دانشکده فنی و مهندسی، دانشگاه دامغان، دامغان، ایران

مجید پروین

دانشجوی رشته مهندسی برق، دانشکده فنی و مهندسی، دانشگاه دامغان، دامغان، ایران