طراحی نوسان ساز کولپیتس تفاضلی با نویز فاز کم با استفاده از تکنولوژی CMOS 0.18-µm
محل انتشار: کنفرانس بین المللی مهندسی و فن آوری اطلاعات
سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,313
فایل این مقاله در 11 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICET01_046
تاریخ نمایه سازی: 13 شهریور 1396
چکیده مقاله:
در این مقاله یک نوسان ساز کولپیتس تفاضلی جدید با نویز فاز کم و دامنه نوسان خروجی مناسب طراحی و شبیه سازی شده است. در طرح پیشنهادی از تکنیک افزایش gm و حذف هارمونیک های فرکانس بالا برای بهبود شرایط راه اندازی و کاهش نویز فاز مدار استفاده شده است. مدار پیشنهادی در تکنولوژیCMOS 0.18-µm طراحی و با ولتاژ تغذیه 1.8v درنرم افزارADS شبیه سازی شده است. نویز فاز خروجی در فرکانس 1GHz برابر(dBc/Hz)-145.1 برای فرکانس آفست 1MHz بدست آمده است. همچنین دامنه نوسان خروجی مدار 3v می باشد.
کلیدواژه ها:
نویسندگان
مجتبی صادقی
گروه مهندسی برق، واحد شیراز، دانشگاه آزاد اسلامی، شیراز، ایران
حمید رضا صادقی مادوانی
گروه مهندسی برق، واحد زرین دشت، دانشگاه آزاد اسلامی، زرین دشت، ایران