طراحی سلول تمام جمع کننده باینری با بهره وری بالا با فناوری نانو

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 347

فایل این مقاله در 10 صفحه با فرمت PDF و WORD قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ELEMECHCONF04_490

تاریخ نمایه سازی: 11 مرداد 1396

چکیده مقاله:

دراین مقاله یک سلول تمام جمع کننده باینری در مد ولتاژ، با فناوری نانو لوله کربنی طراحی شده است. نانو لوله های کربن به دلیل توانایی های منحصر به فرد، از جمله ابعاد بسیار کوچک، سرعت بالا و توان مصرفی بسیار پایین و همچنین به دلیل مشابه بودن عملکرد آن با CMOS به عنوان یک جایگزین ایده آل برای ترانزیستورهای سیلیکونی مطرح است. طرح پیشنهادی با استفاده از فناوری نانو لوله کربن طراحی و مورد بررسی قرار گرفت. تمام جمع کننده طراحی شده با استفاده از برنامه HSPICEدر فناوری CNTFET در ابعاد 32nm شبیه سازی گردیده است. این شبیه سازی ها در فرکانس ها، دما ها و ولتاژ های مختلف صورت گرفته است. نتایج شبیه سازی نشان دهنده عملکرد صحیح در طرح پیشنهادی می باشد. کاهش تاخیر در طرح مورد نظر قابل مشاهده است.

کلیدواژه ها:

تمام جمع کننده ، ترانزیستور اثر میدان نانولوله کربنی ، FULL ADDER MOSFET ، CNTFET

نویسندگان

علیرضا طورچی

دانشجوی کارشناسی ارشد معماری کامپیوتر ، دانشگاه آزاد اسلامی واحد رودهن

مسعود فراهانی

دانشجوی کارشناسی ارشد معماری ، دانشگاه آزاد اسلامی واحد رودهن ؛

مونا مرادی

استادیار کارشناسی ارشد معماری کامپوتر ، دانشگاه آزاد اسلامی واحد رودهن