طراحی یک سیستم ثبت کننده اطلاعات بر اساس بهینه سازی نویز همشنوایی و توان مصرفی
محل انتشار: هشتمین کنفرانس ملی مهندسی برق و الکترونیک ایران
سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 323
متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEEE08_032
تاریخ نمایه سازی: 11 مرداد 1396
چکیده مقاله:
در این مقاله ایده جدیدی برای نحوه چینش کانال ها در ثبت کننده های چند کاناله ارایه می شود. در این مقاله بهترین آرایش چینش- زمانی کانال های ورودی و به تبع آن تعداد مبدلهای آنالوگ به دیجیتال (ADC) بر اساس بهینه سازی دو متغیر نویز همشنوایی و توان مصرفی صورت می گیرد. بطوریکه با بدست آوردن رابطه نویز همشنوایی و توان مصرفی مدار و ترسیم آنها بر حسب تعداد کانال های چینش زمانی به - ترکیب بندی بهینه ایی می رسیم. برای سنجش صحت ایده، یک ثبت کننده 16 کاناله طراحی و شبیه سازی می شود. شبیه سازی بخش دیجیتال سیستم روی FPGA محصول XILINX خانواده SPARTANXA3S400 صورت میگیرد. حداکثر فرکانس کاری قسمت دیجیتالی دستگاه MHz160 و حافظه سیستم K 4 بایت می باشد.
کلیدواژه ها:
نویسندگان
مریم پورحسینی
گروه مهندسی برق، پردیس علوم و تحقیقات خراسان شمالی، دانشگاه آزاد اسلامی، بجنورد، ایران
خسرو رجب پور مقدم
گروه مهندسی برق، واحد بجنورد، دانشگاه آزاد اسلامی، بجنورد، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :