طراحی و ساخت پردازشگر سخت افزاری جهت پردازش سیگنال های رادار MTI
محل انتشار: دوازدهیمن کنفرانس مهندسی برق ایران
سال انتشار: 1383
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 3,777
فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE12_023
تاریخ نمایه سازی: 13 مهر 1387
چکیده مقاله:
در گیرنده های رادار برای حذف کلاتر و افزایش نسبت سیگنال به نویز ، باید پردازش های زیادی به صورت بلادرنگ بر روی اطلاعات پالس برگشتی انجام گیرد . برای پیاده سازی این پردازش ها روش های مختلفی وجود دارد . یکی از این روش ها ، پیاده سازی سخت افزاری پردازش با استفاده از سخت افزارهای قابل پیکر بندی مجدد است که مزایای زیادی از جمله پردازش دقیق و بلادرنگ داده ها ، قابلیت انعطاف ، قابلیت اعتماد ، سادگی کار با آنها و کاهش حجم و هزینه را دارد . تحقیق همه این مزایا در روش های دیگر پیاده سازی ، به سادگی امکان پذیر نیست . در این مقاله به معرفی یک پردازشگر رادار پالسی پرداخته می شود که با استفاده از FPGA (Field Array Gate Programmable) طراحی و ساخته شد . این پردازشگر قابلیت پردازش همزمان دو کانال سیگنال ورودی را دارد و علاوه بر داشتن مزایای ذکر شد دارای قابلیت آزمون پذیری نیز می باشد .
کلیدواژه ها:
نویسندگان
علی بهلولی زفره
دانشگاه صنعتی اصفهان
محمد داور پناه جزی
پژوهشکده مهندسی برق و کامپیوتر دانشگاه صنعتی اصفهان
محمدرضا اخوان صراف
پژوهشکده مهندسی برق و کامپیوتر دانشگاه صنعتی اصفهان
محمدرضا اخوان صراف
پژوهشکده مهندسی برق و کامپیوتر دانشگاه صنعتی اصفهان
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :