طراحی و شبیه سازی یک تقویت کننده عملیاتی سریع با توان مصرفی پایین و بهره و پهنای باند مناسب، جهت استفاده در یک مدار نمونه بردار و نگهدارنده

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 482

فایل این مقاله در 14 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ITCC03_248

تاریخ نمایه سازی: 6 اردیبهشت 1396

چکیده مقاله:

تقویت کننده های عملیاتی، متداولترین مدارات مجتمعی هستند که از طرف شرکت های سازنده مختلف به منظور پوشش سطح وسیعی از نیازها و کاربردها فراحی و ساخته می کوند. اخیرا کاربرد تقویت کنندهای عملیاتی بسیار متنوع شده است، چرا که امروزه آپ امپ ها بلوک اساسی سیستم های شیفت فاز، فیلترها، پردازنده های سیگنال، ضرب کننده ها، مبدل های آنالوگ به دیجیتال و ... هستند. اخیرا با پیشرفت تکنولوژی CMOS و کاهش طول گیت کانال ترانزیستور، امکان طراحی مدارات فشرده تر با ولتاژ پایین تر ایجاد شده است. در این مقاله، یک تقویت کننده کلاس AB ارایه شده است. این تقویت کننده دارای یک طبقه بوده و برای افزایش بهره از تکنیک فیدبک مثبت استفاده شده است. ساختار AB باعث افزایش سرعت تقویت کننده شده و نرخ چرخش را افزایش می دهد. این ساختار کم مصرف، بهره ای نزدیک به 66/67 دسی بل در حضور 1/7 گیگاهرتز پهنای باند از خود نشان می دهد که آن را برای استفاده در یک تقویت کننده نمونه بردار و نگهدار مناسب می نماید.

کلیدواژه ها:

نویسندگان

میلاد قره داغی کلوچه

دانشگاه آزاد اسلامی واحد میانه

مهدی وادی زاده

دانشگاه آزاد اسلامی واحد میانه

جمشید محمدی

دانشگاه آزاد اسلامی واحد میانه

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • .دولتای، م. پژمان راد، م. مهرابی، طراحی یک دار نمونه‌بردار ...
  • ح. محمودیان، م. دولتشاهی، طراحی یک د نمون‌بدار و نگهدار ...
  • پ. معلم، ع. شیری، طراحی و شبیه‌سازی یک تقویت کننده ...
  • B. Dohare, D. Ajnar, P. Jain, A Low Power High ...
  • A. Mesri, M. Pirbazari, KH, Hadidi, A.Khoei, High Gain Two-Stage ...
  • H. Mirzaie, H. KHameh, H. Shamsi, A New two stage ...
  • B. Razavi, Design Of Analog CMOS Integrated Circuits, Mc Graw-Hill ...
  • S. Rohan, " A 12-Bit 500ms/S Pipeline Split-Adc" A Thesis ...
  • M. Piri, M. Moaf And P.Amiri, A High-Gain and Low-Noise ...
  • D. Shylu, D. Moni, _ Kooran, Design And Analysis Of ...
  • F. Centurelli, P. Monsurro, A. Trifiletti, A Class-AB Very Low ...
  • M. Fallah , H. Naimi, A Novel Low Voltage, Low ...
  • نمایش کامل مراجع