طراحی یک سوییچ آنالوگ برای استفاده در مدارهای ولتاژ پایین

سال انتشار: 1385
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,396

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEE14_304

تاریخ نمایه سازی: 25 تیر 1387

چکیده مقاله:

محدودیت کارکرد سوییچهای آنالوگ با منابع تغذیه ولتاژ پایین موجب گشته است مشکلاتی در طراحی مدارهای خازن سوییچ شده و مبدلهای آنالوگ به دیجیتال ایجاد شود. این مقاله قصد دارد با ارائه یک راه کار جدید برای بالا بردن ولتاژ کلاک سوییچ های آنالوگ این مشکل را برای مدارهایی با ولتاژ تغذیه بسیار پایین رفع کند. این روش نسبت به کارهای گذشته این مزیت را دارد که به مدارهای دیجیتال بسیار ساده تری نیازمند است، همچنین تعداد ترانزیستورها و مساحت لازم، کمتر می گردد. این طرح امکان نمونه برداری از یک سیگنال با سویینگ کامل را در مدارهایی با ولتاژ تغذیه ای در حدود 0/4 ولت فراهم می کند.

کلیدواژه ها:

مدارهای خازن سوییچ شده ، مبدلهای آنالوگ به دیجیتال ، سوییچ آنالوگ ، مدارهای ولتاژ پایین

نویسندگان

امیراحسان بهرادفر

دانشگاه صنعتی شریف - دانشکده مهندسی برق

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • J. Crols and M. Steyaert, 0Switched Opamp: an approach to ...
  • E. Bidari, M. Keskin, F. Maloberti, U. Moon, J. Steensgaard, ...
  • R. Castello and L. Tomasini, ،01.5V h i g h ...
  • J. Grilo, E. MacRobbie, R. Halim, and G. C. Temes, ...
  • A. M. Abo and P. R. Gray, 4A 1.5-V 10-bit ...
  • M. Dessouky and A. Kaiser, *Input switch configuration suitable for ...
  • M. Keskin, ،0A Low-Voltage CMOS Switch With a Novel Clock ...
  • نمایش کامل مراجع