روشی نوین در افزایش سرعت انتقال داده ها و کاهش تقریبی، نیمی از، زمان از دست رفته در حافظه ی Dual Port در تراشه FPGA با استفاده از نرم افزار Quartus II و VHDL
محل انتشار: سومین کنفرانس ملی و اولین کنفرانس بین المللی پژوهش هایی کاربردی در مهندسی برق، مکانیک و مکاترونیک
سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 939
فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ELEMECHCONF03_0848
تاریخ نمایه سازی: 9 مرداد 1395
چکیده مقاله:
در بسیاری از سیستم های سنجش، تصویر برداری، کنترل صنعتی، پزشکی و هسته ای، پس از تبدیل داده های آنالوگ به دیجیتال، سرعت و دقت انتقال داده ها به پردازشگر یا رایانه بوسیله مدار واسط یا درگاه سری یا موازی ازاهمیت بالایی برخوردار است. فاصله زمانی، لازم برای انتقال دو دسته از داده های متوالی یکی از عوامل تاخیر و کاهش سرعت انتقال است. در این مقاله برای افزایش سرعت انتقال داده ها از تراشه ی FPGA استفاده شده است که به کمک حافظه دو دهانه ای، داده های جدیدی که در زمان انتقال داده های قبلی وارد می شوند، در این حافظه بطور موقت ذخیره می شوند. با این روش به ویژه در سیستمهایی که داده ها کاملاً تصدفی وارد می شوند ( مانند سیستمهای طیف نگاری انرژی و هسته ای ) زمان تاخیر و زمان مرده کاهش یافته و در نتیجه سرعت و همچنین دقت انتقال داده ها افزایش می یابد.
کلیدواژه ها:
نویسندگان
عطیه بایرامیان
دانشجوی کارشناسی ارشد الکترونیک دانشگاه آزاد اسلامی واحد اسلامشهر
سید رضا هادیان امرئی
پژوهشگاه علوم و فنون هسته ای
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :