Design of Two New High-Performance Full Adders Using Hybrid-CMOS Logic Style for Low-Power Applications

سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 689

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

DCEAEM02_003

تاریخ نمایه سازی: 30 بهمن 1394

چکیده مقاله:

This paper, presents two new designs for a 1-bit full adder using hybrid-CMOS logic style. The new full adder cells have been formed by a few number of transistors and offers lower power consumption, propagation delay and power-delay product (PDP) than standard implementations of the 1-bit full adder cell. In proposed full adder cells, the short-circuit component of power consumption is low, because of using only one CMOS-inverter in each cell. According to the simulation results, the first proposed circuit outperforms its counterparts showing at least 15% improvement in power consumption and 18%improvement in PDP, and second proposed circuit outperforms its counterparts showing at least 13%, 24%, and 39% improvement in power consumption, propagation delay and PDP, respectively. HSpice simulations using 90nm technology with a power supply of 1.2V was utilized to evaluate the performance of the circuits

کلیدواژه ها:

نویسندگان

Milad Jalalian Abbasi Morad

Department of Electronic Engineering Imam Reza International University Mashhad, Iran

Seyyed Reza Talebiyan

Department of Electronic Engineering Imam Reza International University Mashhad, Iran

Ebrahim Pakniyat

Department of Electronic Engineering Imam Reza International University Mashhad, Iran

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • R. Zimmermann and W. Fichtner, "Low-power logic styles: CMOS versus ...
  • M. J. Zavarei, M. R. B aghbanmanesh, E. Kargaran, H. ...
  • M. Zhang, J. Gu, and C.-H. Chang, "A novel hybrid ...
  • C.-H. Chang, J. Gu, and M. Zhang, "A review of ...
  • نمایش کامل مراجع