طراحی کارآمد مدار جمعکننده برگشتپذیر با قابلیت پرش رقم نقلی اعداد BCD تحمل پذیر خطا

سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 605

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

TEDECE01_595

تاریخ نمایه سازی: 30 آبان 1394

چکیده مقاله:

منطق برگشتپذیر به عنوان حوزهی مهم پژوهشی در زمینههای مختلف از جمله طراحی - CMOS توان پایین، پردازش سیگنال دیجیتال، رمزنگاری، محاسبات کوانتومی و پردازش اطلاعات نوری در حال ظهور است. محاسبات برگشتپذیر بدون حضورمدارهای برگشتپذیر غیرممکن است. این مقاله یک مدار جمعکننده با قابلیت پرش رقمنقلی اعداد BCD ارائه داده است. این مدار برگشتپذیر دارای خاصیت حفظ توازن ارائه شده، تأخیرموجود در محاسبه حامل خروجی مدار تمام جمعکننده پله ای را کاهشمیدهد. مدار پیشنهادی به دلیل استفاده از دروازههای دارای حفظ توازن تحملپذیر خطا بوده و قابلیت شناسایی خطها در یکسیگنال را دارد. مدار طراحیشده از لحاظ تعداد دروازه استفادهشده، ورودیهای ثابت، خروجیهای زباله و هزینه کوانتومی نسبت به مدارهای طراحیشده به میزان 1.11 درصد و55.55درصد و45.16درصد و25.19درصد پیشین بهبود یافته است

نویسندگان

سیده مهسا حسینی

دانشگاه بین المللی امام رضا (ع)

منیره هوشمندکفائیان

دانشگاه بین المللی امام رضا (ع)

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Novel Quantum Cost Efficient Reversible A:ه [1] S. Islam, Full ...
  • H. G. Rangaraju, U. Venugopal, K. N. Muralidhara, K. B. ...
  • C. H. Bennett, "Notes _ Landauer's principle Reversible Computation and ...
  • S. Herbert, M. Banyay, A. P. Maryasov, U. Paschen, H. ...
  • A. Jain, N. Purohit, S. Ch. Jain, _ Extended Approach ...
  • R. Saligram, Sh. Sh. Hegde, Sh. A. Kulkarni, H. R. ...
  • B. Parhami , "Fault tolerant reversible circuits", in Proceedings of ...
  • N. M. Nayeem, L. Jamal, M. Hafiz, H. Babu, "Efficient ...
  • M. Haghparast, M. Shams, "Optimized Nanometric Fault Applied Sciences, Engineering ...
  • K. Murthy, G. Gayatri, M. Kumar, "Design of Efficient PROPOSED ...
  • PRESERVING GATE (PPPG) , " International Journal of VLSI design ...
  • N. G. Prashanth, A. P. savitha, M. B. Anandaraju, K. ...
  • B. Sen, S. Ganeriwal, B. K. Sikdar, "Reversible Logic- Based ...
  • S. Islam, Z. Begum, :Reversible Logic Synthesis Of Fault ...
  • Q. Xuemei, C. Fulong, G. liangmin, L. Yonglong, H. Min, ...
  • Bruce J., :Efficient Adder Circuits Based on a Conservative Reversible ...
  • M. Haghparast, "Design of a Novel Fault Tolerant Reversible Full ...
  • H. Thapliyal, M. B. Srinivas, _ Reversible TSG Gate and ...
  • H. R. _ hagyalakshmi, M. K. Venkatesha, "Optimized design of ...
  • M. Haghparast, "Design and Implementation of Nanometric Fault Tolerant Reversible ...
  • نمایش کامل مراجع