طراحی و پیاده سازی مدار راه انداز یک نوع FPA مبتنی بر FPGA و آماده سازی سیگنال خروجی آى برای نمایش بر روی نمایشگر دیجیتال
محل انتشار: ششمین کنفرانس مهندسی برق و الکترونیک ایران
سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 929
فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEEE06_333
تاریخ نمایه سازی: 1 مهر 1394
چکیده مقاله:
در این مقاله اصول طراحی و پیاده سازی نرم افزاری و سخت افزاری مدار راه انداز یک نوع (FPA (Focal Plane Array مبتنی بر آرایه گیتهای قابل برنامه ریزی (FPGA) به منظور راه اندازی این سنسور و نمایش فریم ویدئویی خروجی آن بر روی نمایشگر، ارائه شده است. FPA انتخابی از FPA های طیف مرئی، از نوع Charge Coupled Device) CCD)، مبتنی بر معماری interline و به شمار ICX406 از شرکت SONY می باشد. روش راه اندازی این سنسور از نوع بازخوانی فریم سرعت بالا (حدود 30 فریم بر ثانیه) بوده و بر روی سیگنال خروجی سنسور پردازش سیگنال آنالوگ به منظور حذف نویز انجام گرفته و سپس سیگنال آنالوگ به دیجیتال تبدیل می شود. در روش انتخابی (روش بازخوانی فریم سرعت بالا) برای بازخوانی اطلاعات تصویر از CCD فقط 215 خط (سطر) از مجموع 1720 خط سنسور بازخوانی می شود. تمامی بخش های مولد تایمینگ های راه اندازی سنسور و طبقه مبدل آنالوگ به دیجیتال و همچنین کنترل کننده و راه انداز نمایشگر، توسط FPGA پیاده سازی می شود.
نویسندگان
هادی کشایی
دانشجوی دانشگاه صنعتی مالک اشتر (تهران)
علی پورمحمد
دانشگاه صنعتی امیرکبیر
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :