بهینه سازی سیگنال بادی بایاسینگ جهت بهبود توان تلفاتی در گیت های دینامیکی D3L

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 636

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEEE06_287

تاریخ نمایه سازی: 1 مهر 1394

چکیده مقاله:

طراحی با توان پایین یکی از مهمترین مسائل در طراحی مدارات یکپارچه، از مدارات نانومتری گرفته تا مدارات با ابعاد وسیع (VLSI) می باشد. مؤلفه های توان مصرفی در مدارهای پویا شامل: تواننشتی، توان اتصال کوتاه و توان سوئیچینگ می باشند. یکی از راهکارهای ارائه شده برای کاهش توان نشتی، تکنیک بایاس بدنه می باشد. در این مقاله ابتدا تکنیک بایاس بدنه بررسی شده، سپس سیگنال های مختلف بایاسینگ جهت بهینه سازی مدارهای منطق D3L مورد بررسی قرار می گیرند. شبیه سازی ها نشان دهنده کاهش توان مصرفی مدال D3L پیشنهادی در مقایسه با مدل استاندارد آن می باشد. همچنین در مدل پیشنهادی مصونیت نویز مدار نسبت به مدل استاندارد بهبود یافته است.

نویسندگان

زینب عظیمی

دانشکده برق دانشگاه آزاد نجف آباد

مهدی حبیبی

عضو هیئت علمی دانشکده برق دانشگاه اصفهان

مهدی دولتشاهی

عضو هیئت علمی دانشکده برق دانشگاه آزاد نجف آباد

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • [=- رامین رفعتی، سید مهدی فخرایی " منطق دینامیکی هدایت ...
  • - V. Arnim, Klaus, Eduardo Borinski, Peter Seegebrecht, Horst Fiedler, ...
  • - Tung, H. T., N. V. Thang, P. X. Khanh, ...
  • نمایش کامل مراجع