طراحی و شبیه سازی یک مدار پیش تقویت کننده ولتاژ پایین- توان پایین برای استفاده در بلوک دیاگرام سمعک
محل انتشار: ششمین کنفرانس مهندسی برق و الکترونیک ایران
سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,188
فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEEE06_272
تاریخ نمایه سازی: 1 مهر 1394
چکیده مقاله:
در این مقاله به طراحی در زمینه تقویت کنندگی عملیاتی مدار مجتمع آنالوگ در شرایط توان پایین- ولتاژ پایین در حوزه تجهیزات پزشکی بالاخص سمعک پرداخته شده است. با توجه به اهمیت طراحی هایی که به موجودیت توان مصرفی ونویز و همچنین منبع تغذیه پایین که در نهایت باعث بالا رفتن کیفیت و بهینه سازی مصرف می شود یک پیش تقویت کننده تفاضلی ولتاژ پایین- توان پایین با ترانزیستورهای CMOS، تکنولوژی 0.18um و با منبع تغذیه 0.9 v که کاربرد قرارگرفتن در بلوک دیاگرام سمعک را دارا می باشد، طراحی شده است. در این طراحی بهره مدار 28db توان مصرفی 250nw و نویز 500nv,hz را دارا می باشد.
کلیدواژه ها:
نویسندگان
مسعود اختیاری
دانشکده سما دانشگاه آزاد اسلامی واحد کرمانشاه
سلیمان شیرزادی
دانشکده سما دانشگاه آزاد اسلامی واحد کرمانشاه
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :