ارائه ساختاری جدید برای حافظه نهان در پردازنده های بسا هسته ای
محل انتشار: ششمین کنفرانس مهندسی برق و الکترونیک ایران
سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 858
فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEEE06_073
تاریخ نمایه سازی: 1 مهر 1394
چکیده مقاله:
با پیشرفت تکنولوژی و کوچکتر شدن روز افزون تعداد ترانزیستورها، پیچیدگی سیستم های چند پردازنده ای بر روی تراشه ها در حال افزایش است. به دلیل افزایش عناصر پردازشی بر روی تراشه ما با مشکل منابع حافظه به دلیل تأثیر سیم و همچنین تأثیر کش برای منابع بر روی تراشه و تراکم ترافیک شبکه مواجه هستیم. شبکه بر تراشه (NOC) در حال حاضر به عنوان یک الگور امیدوارکننده از ارتباط بین هسته ها در پردازنده های بساهسته ای درنظر گرفته شده است. در این مقاله ما به بررسی اینکه چگونه منطقه ای کش میانگین تأخیر شبکه را کاهش می دهد، می پردازیم و یک ساختار کش محلی برای پردازنده های بر پایه NOC ارائه می دهیم. آزمایشات نشان داده است که تأخیر دسترسی کش L2 تا حدود زیادی توسط سازمان الگوی اتصال در NOC معلوم می شود. و سازمان کش منطقه ای بسیار مهم در کارایی بهترکش NOC است.
کلیدواژه ها:
نویسندگان
مرتضی فتحی
دانشجوی کارشناسی ارشد، دانشگاه امیرکبیر
سارا ابراهیمی
دانشجوی کارشناسی ارشد، دانشگاه امیرکبیر
کوروش منوچهری
استادیار، دانشگاه آزاد اسلامی واحد پرند
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :