طراحی جمعکننده با پیشبینی رقم نقلی برگشتپذیر با هدف بهبودکارایی

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,272

فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ELECTRICA01_018

تاریخ نمایه سازی: 11 اردیبهشت 1394

چکیده مقاله:

محاسبات برگشتپذیر به دلیل توانایی در کاهش اتلاف انرژی که در مدارهای نانومتری مورد نیاز است، در سالهای اخیر توجه زیادی را به خودجلب کرده است. استفاده از منطق برگشتپذیر به بهبود در بهرهوری انرژی، افزایش سرعت مدارهای نانومتری، افزایش قابلیت حمل دستگاه وکوچک شدن سایز اجزای مدار در حد اندازه اتمی و کاهش مصرف توان منجر خواهد شد. برای استفاده از مزایای منطق برگشتپذیر میتوانمدارهای برگشتناپذیر رایج را با استفاده از دروازههای برگشتپذیر ساخت. مدارهای جمعکننده یکی از مهمترین مدارهایی هستند که به منظور کاهش اتلاف انرژی به صورت برگشتپذیر ارائه میشوند. جمعکنندهها انواع مختلفی دارند. جمعکننده با پیشبینی رقم نقلی سریعترین نوع جمع- کننده است. در این مقاله طراحی جدیدی از مدار جمعکننده برگشتپذیر با پیشبینی رقم نقلی با عملکرد بهتر در زمینه هزینه کوانتومی، تعداددروازهها و پیچیدگی سختافزاری نسبت به طراحیهای موجود ارائه میشود. در آخر طراحی ارائه شده با کدنویسی VHDL شبیهسازی شده و صحت عملکرد مدار بررسی میشود

کلیدواژه ها:

برگشتپذیر ، هزینه کوانتومی ، خروجی زائد ، ورودی ثابت ، جمعکننده با پیشبینی رقم نقلی

نویسندگان

مریم رحمتی

دانشجوی کارشناسی ارشد برق الکترونیک، دانشگاه بین المللی امام رضاع

منیره هوشمند

استادیار گروه برق، دانشگاه بین المللی امام رضاع

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • K. Rajesh, D.A. Tatajee, " An Optimized BCD Adder Using ...
  • H. G. Rangaraju, U. Venugopal, K. N. Muralidhara, K. B. ...
  • Gupta, P. Singla, J. Gupta, N. Maheshwar, " An Improved ...
  • R. Yelekar, S. Chiwande, "Introduction to Reversible Logic Gates & ...
  • H.R. B hagyalakshmi, M.K. Venkatesha, " Optimized reversible BCD adder ...
  • J.W. Bruce, M.A. Thornton, L. S hivakumarai ah, P.S. Kokate, ...
  • M. Haghparast, K. Navi, " Design of a Novel Fault ...
  • D. Krishnaveni, M .Geethapriya, " A novel design of reversible ...
  • S. Islam, " A Novel Quantum Cost Efficiet Reversible Full ...
  • S.M. Gandhi, J. Devishree, S.S. Mohan, " A New Reversible ...
  • V. Kamalakannan 1 , _ Shilpakala, H.N. Ravi, "Design of ...
  • B.Vijeta, K.Hemalatha, "Novel Reversible Gate Based Circuit Design and Simulation ...
  • Y.R.Veeranki, _ Katiyar, V. Kopparthi, "Carry Bypass & Carry Select ...
  • Sh. Mamataj, B. Das , D. Saha, N. Banu, G. ...
  • H .Thapliyal, N. Ranganathan, " A New Design of The ...
  • S. Islam, M.M. Rahman, Z. begum, M.Z. Hafiz, "Fault Tolerant ...
  • P.K. Lala, J.P. Parkerson, P. Chakraboty, " Adder Designs using ...
  • P.G. Naveena, M.B. Anandaraju, K.B. Naveen, " Design and Synthesis ...
  • S.Karthik, A. Varghese, G. Sandhya, _ QCA Estimation of Low ...
  • Md. R. Islam, Md. S. Islam, M. R. Karim, A.A. ...
  • S. Islam, M. Rahman, Z. begum, M. Hafiz, "Fault Tolerant ...
  • K.W. Cheng, Ch. Tseng, "Quantum Plain and Carry Look-Ahead Adders, ...
  • H. Thapliyal, M.B. Srinivas, " A Novel Reversible TSG Gate ...
  • L. Jamal, Md. Shamsujjoha, H. Md. Babu, "Design of Optimal ...
  • Sh.V. Madhav, S. Suman, Sh. Sunil, "Reversible Full Adder Gate ...
  • نمایش کامل مراجع