معماری جدید برای پیاده سازی الگوریتم رایندال با نرخ پردازش 6.14 Gbit/sec

سال انتشار: 1384
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 2,398

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ISCC03_033

تاریخ نمایه سازی: 31 اردیبهشت 1386

چکیده مقاله:

در این مقا له معماری جدید و کارآمدی برای پیاده سازی الگوریتم رایندال بر روی FPGA ارائه می شود. الگوریتم رایندال در اکتبر سال 2000 توسط انجمن NIST بعنوان الگوریتم رمز استاندارد جایگزین الگوریتم DES شد. از خصوصیات این الگوریتم ، متغیر بدن طول کلید و طول قالب آن بین 128 و 192 و 256 بیت می باشد. الگوریتم رایندال دارای ساختاری مناسب برای پیاده سازی های مختلف سخت افزاری و ندم افزاری می باشد. در پیاده سازی سخت افزاری می توان با اتخاذ معماری مناسب برای رمز کننده، به سرعتهای های بالا دست یافت. در این مقاله با بکارگیری معماری جدید که آن را معماری ضربه می نامیم توانستیم رمز کننده ای طراحی کنیم که با توجه به حجم سخت افزار مصرفی دارای سرعت بالایی باشد. این رمز کننده بر روی تراشه Spartan IIE2S200-7 سنتز شده است و سرعت رمز کننده که قابلیت دریافت همزمان 4 قالب برای رمزگذاری را دارد در فرکانس 120MHz به 6.14Gbs می رسد. بدیهی است که با تکرار ماژول طراحی شده پیشنهادی در تراشه های بزرگتر می توان به سرعتهای بالاتری دست یافت.

کلیدواژه ها:

نویسندگان

علی فانیان

شرکت مهندسی پیام پرداز

شادرخ سماوی

دانشیار دانشگاه صنعتی اصفهان

مهدی برنجکوب

استادیار دانشگاه صنعتی اصفهان

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • J.Nechavatal: Report on the developmernt of Advanced Encryption Stardard (AES). ...
  • J.Daemen, V.Rijmen: The Rijndeal Block Cipher: AES Proposal _ First ...
  • H.Kuo, I. Verbauwhede: Architecture Optimization for a 1.82 Gbit/Sec VLSI ...
  • M.Mcloone , .V McCanny: Single Chip FPGA Implem ertation for ...
  • M. Alam, W.Badaway, G.Jullien, A Novel pipelined Threads Architecture for ...
  • C.C.Lu , S. Yin: Inyernet Platform Application Department, Integrated Design ...
  • A.Dandalis, V.K.Parsan1a, J.D.P.Rolim: A Comparative Study of Perform ayce of ...
  • M.McLoone , J.V.McCanny: Rijndael FPGA Implem ertations Utilizing Look-Up Tables, ...
  • N.Weaver, J.Wawrzynek: A Comparison of the AES Candidates Amenability to ...
  • A.Elbirt: An FPGA Implem entatior and Performance Evaluation of the ...
  • K.Gaj, P.Chodowiec: Comparison of the hardware performance of the AES ...
  • F.Crowe. A.Daly, T.Kerins , W.Marnane: Single-Chip FPGA Implementation of a ...
  • K.Aoki , H.Lipmaa: Fast Implem ertation of AES Candidates, 3rd ...
  • نمایش کامل مراجع