ساختار جدید برای کاهش توان نویز کوانتیزه و سختافزار در مدولاتورهای سیگما دلتا دیجیتال
سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 819
فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ELECOM01_138
تاریخ نمایه سازی: 9 تیر 1393
چکیده مقاله:
در این مقاله ساختار جدید برای مدولاتور سیگما دلتا دیجیتال (DDSM) ارائه شده است که علاوه بر کاهش سختافزار توان نویز خروجی 33 dB نسبت به معماریهای قبلی کاهش مییابد برای کاهش سختافزار از روش تودرتو (NESTED) و پوشاندن خطا استفاده شده است در این روش مدولاتور N بیت به دو مدولاتور با عرض بیت Nlsb و Nmsb تقسیم میشود و با انتخاب مناسب این مقادیر نویز ناشی از مدولاتور با مرتبه پایین تر حذف می شود.
کلیدواژه ها:
نویسندگان
مهدی تیزنوبیک
دانشجوی کارشناسی ارشد برق- الکترونیک، دانشگاه شهید چمران اهواز
ابراهیم فرشیدی
دانشیار گروه برق- الکترونیک، دانشگاه شهید چمران اهواز
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :