ضریب کننده سریع CMOS با مصرف توان کم
محل انتشار: پانزدهیمن کنفرانس مهندسی برق ایران
سال انتشار: 1386
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 2,048
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE15_193
تاریخ نمایه سازی: 17 بهمن 1385
چکیده مقاله:
عملگر حسابی ضرب با سرعت بالا و مصرف توان کم ارائه شده است. در هر سه مرحله تولید حاصلضرب های جزئی، کاهش حاصلضرب های جزئی و جمع نهای در مقایسه با طرح های موجود بهبود حاصل شده است. ساختار ارائه شده در مرحله کاهش حاصل ضرب های جزئی در مقایسه با طرح های مشابه مشکل بی نظیم را حل نموده است و سرعت بالا به دستآمده است. جهت طراحی بلاک پایه برای قسمت کاهش حاصل ضربهای جزئی از جمع کننده سریع و با مصرف توان کم استفاده گردیده است. برای محاسبه جمع نهایی، از جمع پیش بینین کننده رقم نقلی جدید بر اساس زنجیره منچستر و با تکنولوژی DCVS به منظور به دست آوردن خروجی در کمترین زمان استفاده شده است. شبیه سازیها با نرم افزار HSPICE در تکنولوژی 0.18m انجام شده است. طراحی نهایی از نظر تعداد ترانزیستور 9/8% کاهش نسبت به سایر طراحیها داشته است. به دلیل کاهش تعداد ترانزیستورها توان مصرفی نیز نسبت به کم مصرف ترین طرح موجود 8/3% بهبود داشته است و 6/3% کاهش تاخیر نسبت به سایر طراحیها به دست آمده است.
کلیدواژه ها:
نویسندگان
پویا اسدی
هیات علمی دانشگاه آزاد اسلامی واحد ورامین - پیشوا
کیوان ناوی
استادیار دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :