پیاده سازی کم حجم تابع چکیده ساز KECCAK بر روی FPGA با استفاده از بهینه سازی FSM

سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 795

فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

RDERI01_024

تاریخ نمایه سازی: 11 خرداد 1393

چکیده مقاله:

برای فشردهسازی و خلاصه نمودن یک پیام میتوان از توابع چکیده ساز استفاده کرد. این توابع در کاربردهای رمزنگاری مانند امضای دیجیتال، بررسی سندیت و اعتبار پیامهای رمز شده، امنیت پروتکلهای اینترنتی و غیره به طور گسترده استفاده میشوند. تابع چکیده ساز KECCAK برنده توابع 3-SHA است که ساختار این تابع اسفنجی است. در این مقاله حجم فضای مصرفی تابع KECCAK را با بهینه سازی FSM در قسمت کاهش میدهیم. ما از ساختار همپردازنده برای پیادهسازی استفاده میکنیم که از بلوک RAM های خارجی، که در بسیاری از FPG ها وجود دارد استفاده میکند. همچنین این روشرا به صورت کد VHDL و بر روی FPGA های مختلفپیاده میکنیم و با پیادهسازی اولیه تابع KECCAK از نظر فضای اشغالی مقایسه میکنیم.

کلیدواژه ها:

پیاده سازی کم حجم ، هم پردازنده FSM ، VHDL ، FPGA ، KECCAK ،

نویسندگان

نصور باقری

دانشگاه تربیت دبیر شهید رجایی، دانشکده برق

حسین بوذرجمهری

دانشگاه تربیت دبیر شهید رجایی، دانشکده برق

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • National Institute for Standards and Technology. Announcing Request for Candidate ...
  • Bertoni, _ Daemen, J., Peeters, M and Assche, G. KECCAK ...
  • ] Bertoni, G., Daemen, J., Peeters, M and Van Assche, ...
  • ] Bertoni, G., Daemen, J., Peeters, M and Van Assche, ...
  • ] Bertoni, G., Daemen, J., Peeters, M and Assche, G. ...
  • Bertoni, _ Daemen, J., Peeters, M and Assche, G. Keccak ...
  • Bertoni, G., Daemen, J., Peeters, M and Assche, G. KECCAK ...
  • نمایش کامل مراجع