مدل سازی و شبیه سازی مدولاسیون بردار فضایی اینورتر سه سطحی با استفاده از FPGA SYSTEM GENERATOR
محل انتشار: اولین کنفرانس ملی مهندسی برق اصفهان
سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 2,083
فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ISFAHANELEC01_092
تاریخ نمایه سازی: 23 اسفند 1392
چکیده مقاله:
در این مقاله طراحی و شبیه سازی کنترل یک اینورتر سه سطحی با روش مدولاسیون بردار فضایی با استفاده از (FPGA)Field Programmable Gate Arrey گردیده است که میتواند بر روی یک جیپ FPGA پیادهسازی شود. برای کنترل سیستم از جهت ابزارهای Matlab Simulink که در این جعبه ابزار قابلیت برنامهریزی چیپهای FPGA با عنوان SYSTEM GENERATOR اضافه به استفاده شده است. در این قابلیت میتوان کنترل سیستم را همانند Matlab Simulink با استفاده فرمولهای ریاضی شبیه سازی نمود. که در نهایت به ما کدهای VHDL را همراه با پاسخ سیستم ارائه میدهد. استفاده از یک چیپ FPGA نسبت به یک سیستم که شامل ریز پردازنده و حافظ خارجی است به دلیل وجود مزایای فراوانی شامل استفاده از توان کمتر و فضای کمتر، زمان طراحی کوتاهتر، سرعت بیشتر و قابلیت اعتماد بیشتر ترجیح داده میشود. در این مقاله از یک اینورتر چند سطحی استفاده گردیده است. اینورتر های چند سطحی به علت عملکرد ممتاز نسبت به اینورتر های با سطحی به طور فزایندهای در کاربردهای مختلف مورد استفاده قرار میگیرد. یکی از روشهای مدولاسیون اینورتر های چند سطحی، روش مدولاسیون بردار فضایی SVPWM میباشد آماده سازی SVPWM کاملاً پیچی باشد. در این مقاله از روش مدولاسیون آفتی برای محاسبه زمان سوئیچینگ استفاده شده است.
کلیدواژه ها:
نویسندگان
محمد آهی اندی
کارشناس ارشد مهندسی برق - الکترونیک قدرت
مصطفی محمدیان
عضو هیئت علمی دانشگاه تربیت مدرس
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :