ناشر تخصصی کنفرانس های ایران

لطفا کمی صبر نمایید
CIVILICAWe Respect the Science
ناشر تخصصی کنفرانسهای ایران
عنوان
مقاله

طراحی بهینه کدهای تصحیح خطا جهت افزایش تحمل پذیری اشکال حافظه های ترکیبی

تعداد صفحات: 11 | تعداد نمایش خلاصه: 392 | نظرات: 0
سال انتشار: 1392
کد COI مقاله: BPJ01_538
زبان مقاله: فارسی
(فایل این مقاله در 11 صفحه با فرمت PDF قابل دریافت می باشد)

راهنمای دانلود فایل کامل این مقاله

اگر در مجموعه سیویلیکا عضو نیستید، به راحتی می توانید از طریق فرم روبرو اصل این مقاله را خریداری نمایید.

با عضویت در سیویلیکا می توانید اصل مقالات را با حداقل ۳۳ درصد تخفیف (دو سوم قیمت خرید تک مقاله) دریافت نمایید. برای عضویت در سیویلیکا به صفحه ثبت نام مراجعه نمایید.در صورتی که دارای نام کاربری در مجموعه سیویلیکا هستید، ابتدا از قسمت بالای صفحه با نام کاربری خود وارد شده و سپس به این صفحه مراجعه نمایید.

لطفا قبل از اقدام به خرید اینترنتی این مقاله، ابتدا تعداد صفحات مقاله را در بالای این صفحه کنترل نمایید.

برای راهنمایی کاملتر راهنمای سایت را مطالعه کنید.

خرید و دانلود فایل مقاله

با استفاده از پرداخت اینترنتی بسیار سریع و ساده می توانید اصل این مقاله را که دارای 11 صفحه است در اختیار داشته باشید.

قیمت این مقاله : 7,000 تومان

آدرس ایمیل خود را در کادر زیر وارد نمایید:

مشخصات نویسندگان مقاله طراحی بهینه کدهای تصحیح خطا جهت افزایش تحمل پذیری اشکال حافظه های ترکیبی

سیدموسی حجازی - دانشگاه آزاد اسلامی واحد علوم و تحقیقات آذربایجان شرقی تبریز
مهدی حسین زاده - دانشگاه آزاد اسلامی واحد علوم و تحقیقات تهران
میرکمال میرنیا - دانشگاه تبریز

چکیده مقاله:

درسالهای اخیربه علت پیشرفت فزاینده تکنولوژی ساخت قطعات الکترونیکی و کاهش اندازه آنها تکنولوژی میکرون و یانانومتر موردتوجه قرارگرفته است حافظه های ترکیبی یکی ازاین فناوریهای نوظهور ساخت حافظه ها به شمار میرودتراکم سلولهای حافظه باعث شده تا مساله قابلیت اطمینان درچنین حافظه هایی به یک چالش عمده تبدیلشودبرای حل این مشکلات پژوهشگران یک سری الگو را ابداع نموده اند که ازبین آنها کدهای تصحیح خطا بعلت دارا بودن قابلیت کشف وتصحیح خطا بصورت پویا بیشترمورد توجه قرارگرفته اند دراین مقاله ضمن طراحی بهینه واحدهای رمزگذار ورمزبردار دونمونه ازاین الگوها به نامهای کدریدسالامون و سیستم اعدادمانده ای افزونه ای میزان کارایی آنها درافزایش قابلیت اطمینان حافظه های ترکیبی مورد بررسی قرارگرفته است نتایج نشان میدهد که قابلیت تصحیح خطای این الگوها نسبت به سایرروشهای متداول بهبود یافته است همچنین هزینه کمتری را دراندازه کدسربارمساحت سخت افزارومدت زمان بازیابی اطلاعات صحیح شامل میشود

کلیدواژه ها:

كدهاي تصحيح خطا، حافظه هاي تركيبي، تحمل پذيراشكال، سيستم اعدادمانده اي، قابليت اطمينان

کد مقاله/لینک ثابت به این مقاله

برای لینک دهی به این مقاله می توانید از لینک زیر استفاده نمایید. این لینک همیشه ثابت است و به عنوان سند ثبت مقاله در مرجع سیویلیکا مورد استفاده قرار میگیرد:

https://civilica.com/doc/225794/

کد COI مقاله: BPJ01_538

نحوه استناد به مقاله:

در صورتی که می خواهید در اثر پژوهشی خود به این مقاله ارجاع دهید، به سادگی می توانید از عبارت زیر در بخش منابع و مراجع استفاده نمایید:
حجازی، سیدموسی و حسین زاده، مهدی و میرنیا، میرکمال،1392،طراحی بهینه کدهای تصحیح خطا جهت افزایش تحمل پذیری اشکال حافظه های ترکیبی،اولین همایش ملی رویکردهای نوین در مهندسی کامپیوتر و بازیابی اطلاعات،رشت،،،https://civilica.com/doc/225794

در داخل متن نیز هر جا که به عبارت و یا دستاوردی از این مقاله اشاره شود پس از ذکر مطلب، در داخل پارانتز، مشخصات زیر نوشته می شود.
برای بار اول: (1392، حجازی، سیدموسی؛ مهدی حسین زاده و میرکمال میرنیا)
برای بار دوم به بعد: (1392، حجازی؛ حسین زاده و میرنیا)
برای آشنایی کامل با نحوه مرجع نویسی لطفا بخش راهنمای سیویلیکا (مرجع دهی) را ملاحظه نمایید.

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود ممقالهقاله لینک شده اند :

  • EEE _ ا5 _ of 2005 Nanote chnology, pp. 175-178, ...
  • Midwest ا36 _ Proceedings _ Symposium, pp. 534-537, 1993. ...
  • حسین‌زاده، مهدی، "طراحی VLSI پرسرعت کم‌توان برای قابلیت پردازش بالا ...
  • Duan X., Huang Y., Lieber C. M. "Nonvolatile memory and ...
  • Haron N. Z., Hamdioui S., "High -Performance _ _ Hybrid ...
  • Mazumder P., Patel J., _ Efficient Built-In Self Testing for ...
  • Kastensmidt F. Sterpone L., Carro L. Reorda M., _ the ...
  • Rao T., Fujiwara E, "Error-Control Coding for Computer System, " ...
  • A"ه [6] Biswas S., Metodi T. S., Chong F. T., ...
  • Naeimi H., DeHon A., "Fault Secure Encoder and Decoder for ...
  • Transactions on Very Large Scale Integration Systems, Vol. 17, No. ...
  • Dayal P., Patial R. _ _ Implem entation of Reed-Solomon ...
  • Sun F., Zhang T., "Defect and Transient Fault- Hybrid IEEE ...
  • Transactions on Nanotechno logy, Vol. 6, No. 3, pp. 341-351, ...
  • ReIiable Hybrid Memories, " Proceedings of IEEE/ACM Intermational Symposium on ...
  • Haron N. Z., Hamdioui S., "Using RRNS Codes for Cluster ...
  • Chen B., Zhang X., Wang Z., "Error Correction for Multi ...
  • Bajard J. C., Imbert L, "Brief contributions a full RNS ...
  • Sun J., Khrisna H., Lin K., _ Superfast Algorithm for ...
  • Strukov D. B., "Digital Architectures for Hybrid CMOS/Nan odevices Circuit, ...
  • Sun F., Zhang T., _ Fault Tolerance Design Approaches for ...
  • _ _ _ international conference on Nano -Networks, September 2007. ...
  • Jeffery C. M., Figueiredo R. J. O., "Hierarchict Fault Tolerance ...
  • Haron N. Z., Hamdioui S., "Redundant Residue ...
  • in Computing Systems, Vol. 7, No. 1, January 2011. ...
  • Snider G., Kuekes P., Hogg T., _ oelectronic Architecture, " ...
  • Ma X, Strukov D. B., Lee .J. H., Likharev K. ...
  • Likharev K. K., Strukov D. B., _ Devices, Circuit and ...
  • Ngoc S. L, Young Z., "An Approach to Double Error ...
  • Lin S., Costello D. J., «Error Control Coding: ...
  • Fundamentas and Applications", _ _ Saddle River, NJ: Prentice-Hall, 2004. ...
  • Barsi F., Maestrini P., 0Error Correcting Properties of Redundant Residue ...
  • Sun J., Krishna H., _ coding theory approach to error ...
  • Katti R. S., _ new residue arithmetic _ correction scheme, ...
  • Ahyadi Z., "Experimental Analysis o ECC Schemes for Fault-Tolerat Hybrid ...
  • Yang L., Hanzo L, "Coding Theory and Performance Number ...
  • مدیریت اطلاعات پژوهشی

    صدور گواهی نمایه سازی | گزارش اشکال مقاله

    اطلاعات استنادی این مقاله را به نرم افزارهای مدیریت اطلاعات علمی و استنادی ارسال نمایید و در تحقیقات خود از آن استفاده نمایید.

    علم سنجی و رتبه بندی مقاله

    مشخصات مرکز تولید کننده این مقاله به صورت زیر است:
    نوع مرکز: دانشگاه آزاد
    تعداد مقالات: 10,790
    در بخش علم سنجی پایگاه سیویلیکا می توانید رتبه بندی علمی مراکز دانشگاهی و پژوهشی کشور را بر اساس آمار مقالات نمایه شده مشاهده نمایید.

    مقالات مرتبط جدید

    به اشتراک گذاری این صفحه

    اطلاعات بیشتر درباره COI

    COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.

    کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.

    پشتیبانی